微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 关于modelsim中的错误

关于modelsim中的错误

时间:10-02 整理:3721RD 点击:
本人使用modelsim的时候出现了如下错误,请问是什么原因呢,望指教
“# ** Fatal: (vlib-4) ****** Memory allocation failure. *****
# Please check your system for available memory and swap space.”

linux系统还是windows系统?我在linux下遇到这个情况,应该是产生的结果文件太大占用了很大存储空间造成的。

2# gaurson
是Linux系统,产生的文件只有60多M不是太大啊

是不是同时运行的进程太多,交换分区空间不足?

你的swap分区太小,MODELsim仿真起来不够用。(感觉是)

5# supergzy007
按照你的说法,该如何避免这种情况呢?是要对本机的系统进行设置吗?

同意5楼!

我遇到过该问题,如果你用的是6.0版本,那可以肯定就是软件BUG;升级到6.5版本吧

8# mosou
是6.5d版本的,应该不算是低版本了吧

感觉应该是分区太小了

内存或交换分区不足?

1# arsenal1215
我也遇到过同样的问题,我当时是把某些task从top中拿掉了,放到子模块中去就好了

我也遇到这个问题了。虽然经过百般努力,算是回避了,但还是没有解决根本问题。内存消耗仍然出人预料地大。请问小编你最后是怎么解决的?

我也遇到这问题了,10.0的版本,在服务器上跑也不行,谁知道怎么设置呢?

无用,我电脑内存8G,虚拟内存开到32G,一样的问题

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top