微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > DC综合后如何使用modelsim后仿真

DC综合后如何使用modelsim后仿真

时间:10-02 整理:3721RD 点击:
我使用DC综合后生成网表.v文件和.sdf文件。请问是不是将生产的网表与库的.v文件一起编译,然后再将.sdf文件加入仿真呢?具体步骤有些糊涂。请问大家能不能写个简单的步骤给我呢。谢谢啦。

http://www.eetop.cn/bbs/thread-152565-1-1.html
ModelSim后仿真.

谢谢LS的,但是你给我的资料还是用ISE一起后仿真啊。我想知道的是用DC综合以后仿真有哪些步骤,或者能告诉我跟使用ISE的区别吗?谢谢啦。

顶一个

就是你说的啊
网表和标准单元库一起编译,然后加入SDF文件。

我也需要这个问题的回答,

恩,好东西


没人么,我接着顶

我想知道的是用DC综合以后仿真有哪些步骤,或者能告诉我跟使用ISE的区别吗87

顶一个

学习一下

xuexi xia

在testbench里加上
$sdf_annotate("C:/../top.sdf", tb.top);
编译你的netlist、testbench、libs!

小编所述有理

将综合后网表和测试激励文件以及工艺库中cell和pad的verilog模型.v文件一起编译
然后start-simulation时指定.sdf文件就可以了

DC生成的门级网表和库。V文件还有TESTBENCH一起编译,仿真。SDF文件反标到门级网表文件中 !

学习了,谢谢!

学习学习

学习了 哈哈

thanksgiving!



   



   

使用modelsim编译DC综合后生成网表.v,在.v文件里面应该有一个标注sdf的地方,修改成你放文件的路径就OK了。不过,modelsim里面有编译你设计所需要的Lib才行。



    网表和标准单元库一起编译了,然后加入SDF文件之后,仿真结果就不对了?弄不明白是怎么回事?

我也想知道

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top