微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 关于Xilinx里面的SRL16使用方法

关于Xilinx里面的SRL16使用方法

时间:10-02 整理:3721RD 点击:
一直在学习FPGA,最近突然发现Xilinx里面有直接实现移位寄存器的IP核——SRL16,然后有几个困扰想请大神们帮个忙:
1、为什么要专门做出SRL16来实现移位,直接移位不也是很方便吗?
2、具体在Verilog代码实现中得怎么用?例化输出为什么只有一位?其中A0、A1、A2、A3是做什么用的?
初次全面学习,请多指教,谢谢

它是硬核实现,专用的移位寄存器,不占用逻辑资源且速度很快!

xilinx官网有datasheet介绍它,你可以找一下,里面写了它的原理和用法。



    多谢,我找找看

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top