微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > quartusII 功能仿真报错 ,求大神帮忙

quartusII 功能仿真报错 ,求大神帮忙

时间:10-02 整理:3721RD 点击:
我是FPGA初学者,在仿真课本上一个例子,功能仿真时报错:Error: Zero-time oscillation in node "|mult_for|outcome~88" at time 0.0 ns. Check the design or vector source file for combinational loop.搞不明白是什么原因,希望大家能够帮忙,再此十分感谢。程序verilog HDL代码如下(两个8位数相乘):
module mult_for(outcome,a,b);
parameter SIZE=8;
input[SIZE:1] a,b;
output reg[2*SIZE:1] outcome;
reg [2*SIZE:1] temp_a;
integer i;
always @(a,b)
   begin outcome<=0; temp_a=a;
     for(i=1;i<=SIZE;i=i+1)
     if( b[i])  outcome<=outcome+(temp_a<<(i-1));
   end
endmodule

这边可能有个问题,你这段是组合逻辑。自己加一个值赋值给自己,会锁死的.
Reg [2*size-1:0] outcome_tmp [size-1:0]:
Always @(*) begin
For(i=0;i<size;i=i+1)
    outcome_tmp[i]=b[i] ? a 《 (i-1):0;
End
然后outcomp_tmp自加。其实可以a*b让工具去优化。况且fpga也自带乘法单元。(用手机打的,所以大小写不规范,见谅)

让outcomp_tmp相加就可以。



   十分感谢,问题解决了 哈哈。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top