微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 求助:有没有详细的在linux下编译Xilinx ISE对VCS的仿真库步骤

求助:有没有详细的在linux下编译Xilinx ISE对VCS的仿真库步骤

时间:10-02 整理:3721RD 点击:
我现在的状态:
1. 操作系统,Ubuntu10.04 LTS。
2. Xilinx ISE 12.1 已经安装好。可以新建工程以及IP核。
3. VCS已经安装好。可以运行仿真。
现在的问题是,我想使用VCS模拟FPGA时序,根据网络搜索需要编译仿真库,各种搜索未果,有没有哪位知道,请赐教,不胜感激。


现在总算可以仿真简单的Ip核了,VCS的脚本:参照这个链接,http://chinaruiliu.blogbus.com/logs/52752440.html。我的脚本修改后:
compile文件的内容:
#!/bin/sh
vcs -sverilog -full64 -ntb_opts dtm "$@"
build文件的内容:
#!/bin/sh
### Parameter Define
TOP_DIR=`pwd`
### Xilinx library dirs
XILINX_SRC="/xilinx/ISE_DS/ISE/verilog/src"
XILINX_LIB="/xilinx/ISE_DS/ISE/verilog/vcs_mx/D-2010.06/lin64"
### Start compiling
echo "--- Start compiling"
./compile -timescale=1ns/1ps -Mlib=$XILINX_LIB/unisims_ver -y $XILINX_SRC/unisims -Mlib=$XILINX_LIB/simprims_ver -y $XILINX_SRC/simprims -Mlib=$XILINX_LIB/xilinxcorelib_ver -y $XILINX_SRC/XilinxCoreLib +libext+.v test.v ./ipcore_dir/accu_32.v +lint=TMR +lint=PCWM "$@"
在工程目录里面执行build即可。

VCS仿真很快,比modelsim快得多。
我在windows下仿真需要3小时以上,不知道VCS需要多长时间。

不错,感谢小编分享!


dfgf

网址没了?!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top