微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 用FPGA实现256点FFT,采用基-2 按时间抽选的Verilog程序

用FPGA实现256点FFT,采用基-2 按时间抽选的Verilog程序

时间:10-02 整理:3721RD 点击:

求高人指教,最好能 给我程序。急用!

定点还是浮点?

急啥,慢慢来

    verilog还有浮点的啊?



   有哇,看你数据类型定义。

用MATLAB建模,然后用simulink转换成Quartus II中的Verilog 语言可以吗?  
哪里有这方面的资料啊,谢谢!

关注一下

关注关注!

FFT 256 radix 2 help me?

在QUATUS中可以用FFT_IP核来实现

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top