微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 请各位牛人帮忙,Quartus II在用hex初始化rom问题

请各位牛人帮忙,Quartus II在用hex初始化rom问题

时间:10-02 整理:3721RD 点击:
各位Quartus II 大神,小弟在 使用rom时,出现了Error: Can't read Memory Initialization File or Hexadecimal (Intel-Format) File atan_data.hex for ROM instance . If the file exists, it is not in correct format. 网上搜索了下,都不怎么明确,不知道如何解决。第一次用rom来 实现 查找表,先说一下我的步骤,如下:1、用matlab生成atan的对应序列,然后创建 .mif文件,再用Quartus II生成对应的 .hex文件;
2、在Quartus II中 tool--->MegaWizard........  等创建rom,用.hex文件初始化
3、在自己写 atan.v程序时,例化atan_rom.v模块,然后start compilation,就出现这个问题了
第一次用,不知道这样用rom步骤对不,还望大神指点!(我的目的:把反正切数据存到 rom中,然后进行查表)

解决了,,用mif文件就好了!

额,又出问题了!
虽然用 mif 可以解决上面问题,但是在 modelsim仿真时,为何例化的 rom 产生的结果 全是0 啊,又搞不懂了!这是为什么?

哎,发个帖子,只有人看,都没人回复,只能自己顶吧!
上面modelsim不能访问IP内核,所以不能用modelsim仿rom, 需要load到FPGA上才能验证。

在Quartus II环境下调用 modelsim 是可以仿真的吧



   无论是仿真还是FPGA验证,都是用RAM来模拟ROM的行为。MegaWizard创建的rom都会调用Altera内部的ram model(在rom代码中可以查到该ram model例化名称,以及你创建rom时设置的初始化mif文件名),该model内可以清楚的看到mif文件是如何被读取的。如果你给定了正确的mif文件,仿真工具时是可以初始化rom的,不会出现你说的rom全0的情况。仔细检查你的mif文件路径和文件名。

在FPGA時要使用mif file. 若在simulation時就要看你的testbench了


又看了一下,应该是没错,还是一样的结果,不知道怎么搞的?[\n]
mif文件应该没错,是用matlab生成 content...end 之间的内容,大致如下(数据太多,列举一部分):WIDTH=10;
DEPTH=1024;
ADDRESS_RADIX=UNS;
DATA_RADIX=UNS;
CONTENT
BEGIN
0 : 0 ;
1 : 1 ;
2 : 2 ;
3 : 3 ;
4 : 4 ;
5 : 5 ;
6 : 6 ;
7 : 7 ;
8 : 8 ;
9 : 9 ;
10 : 10 ;
.      .
(略)
.      .
1023:804;
END;

这是生成的rom程序:
`timescale 1 ps / 1 ps
// synopsys translate_on
module atan_rom (
address,
clock,
q);

input
[9:0]  address;
input
  clock;
output
[9:0]  q;
`ifndef ALTERA_RESERVED_QIS
// synopsys translate_off
`endif
tri1
  clock;
`ifndef ALTERA_RESERVED_QIS
// synopsys translate_on
`endif

wire [9:0] sub_wire0;
wire [9:0] q = sub_wire0[9:0];

altsyncram
altsyncram_component (
.clock0 (clock),
.address_a (address),
.q_a (sub_wire0),
.aclr0 (1'b0),
.aclr1 (1'b0),
.address_b (1'b1),
.addressstall_a (1'b0),
.addressstall_b (1'b0),
.byteena_a (1'b1),
.byteena_b (1'b1),
.clock1 (1'b1),
.clocken0 (1'b1),
.clocken1 (1'b1),
.clocken2 (1'b1),
.clocken3 (1'b1),
.data_a ({10{1'b1}}),
.data_b (1'b1),
.eccstatus (),
.q_b (),
.rden_a (1'b1),
.rden_b (1'b1),
.wren_a (1'b0),
.wren_b (1'b0));
defparam
altsyncram_component.clock_enable_input_a = "BYPASS",
altsyncram_component.clock_enable_output_a = "BYPASS",
altsyncram_component.init_file = "../atan/atan_data.mif",
altsyncram_component.intended_device_family = "Stratix II",
altsyncram_component.lpm_hint = "ENABLE_RUNTIME_MOD=NO",
altsyncram_component.lpm_type = "altsyncram",
altsyncram_component.numwords_a = 1024,
altsyncram_component.operation_mode = "ROM",
altsyncram_component.outdata_aclr_a = "NONE",
altsyncram_component.outdata_reg_a = "CLOCK0",
altsyncram_component.widthad_a = 10,
altsyncram_component.width_a = 10,
altsyncram_component.width_byteena_a = 1;

endmodule


我就是在Quartus II下调用的altera-Modelsim,不行啊? 还需要什么设置吗? 我写的其他工程可以仿,唯独这个结果都是0。不知道为啥


测试程序很简单的,就是给了几个地址,看看是不是输出对应的值。不过输出全是0.

我之后没在用自动生成的rom,解决办法是, 用matlab生成类似 case语句的 语句(数据量大),然后单独写个module,用case语句把地址和输出对应起来,这样就不用生成rom,可以用modelsim仿了

还有就是如果你的顶层使用图形调用(。bdf文件)也是不能仿真的,必须把bdf文件转换成V文件。

直接用MIF文件也可以啊,为什么一定要用HEX文件,应该参考IP的手册应该有对文件格式的要求,比如说数据深度啊,数据位宽之类的。

软件综合编译过程中修改了原来的hex文件所致,参考
http://honghubuluo.blog.163.com/ ... 099201401824140139/

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top