微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 如何添加综合时期的约束。用的ise xst

如何添加综合时期的约束。用的ise xst

时间:10-02 整理:3721RD 点击:
看了资料说是建议在综合和布线时期的约束都要分别加上。如何加综合时期的约束。

还有,Timing constraints时,如何加约束

你可以加XCF约束(不是UCF),但你会发现约不约综合出来都完全一样。
你也可以参考这里:http://bbs.eetop.cn/viewthread.php?tid=404144



    xcf约束怎么添加呢

ISE界面里右键点Synthesis(XST)出来的设置里,Use Synthesis Constraint下面可以加XCF文件



    我用的是12.3版本的,只能看到设置xcf路径的,没有生成xcf文件

哈,原来加一个用户文档后缀用xcf就可以了

4楼的方法

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top