微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > spartan 3e 的速度

spartan 3e 的速度

时间:10-02 整理:3721RD 点击:
请教:spartan 3e可以跑多快的设计,100+MHz的可以吗,因为有看到一个设计在spartan 3e上跑80M没问题,跑90M以上就出错了,设计目标是120MHz的。

要看看静态时序分析报告

不清楚这个芯片,但是跑120M绝对考验你的编码能力,在120M下所有的要分开写,采用组合逻辑+DFF触发器的方法来写,应该没有太大问题

你说的跑120M指的是时钟频率还是?

你说的120Mhz指的是时钟还是?

理论极限速度参考 http://www.xilinx.com/support/documentation/data_sheets/ds312.pdf 里的 Switching Characterics,100MHz 完全没问题,想要提高速度,只能从设计上下功夫了



   请教小编 在120M下所有的要分开 是什么意思?  
采用组合逻辑+DFF触发器的方法  就是流水线方法,多用触发器,主要这个东西最后是Asic流片,面积压力也很大,所以不敢用太多Dff,很多地方能用latch的都用latch了



    120M的时钟,从Io输入,设计内部也是这个时钟在跑

这个跟你的设计有关


恩,从FPGA的角度出发就是多用DFF打拍,但是ASIC的话,要手动布局布线了
我现在在用SPARTAN3 要调到150M  头都大了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top