微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > PCIE dma仿真中遇到的一个问题

PCIE dma仿真中遇到的一个问题

时间:10-02 整理:3721RD 点击:
在进行PCIE dma仿真的时候,基本按照XAPP1052进行,使用dma_performance_demo提供的文件,最后使用simulation的脚本,加入用到的.v文件后进行仿真,然后遇到的问题是trn_lnk_up_n信号一直不能拉低,求解释是什么问题。谢谢

很棘手啊,希望得到一些指点

PIO方式的仿真是成功的,换成DMA方式的就不成功了。求帮助。

没有training成功吧,是不是管教不匹配

看看PCIE核上关于仿真的参数的值设置的对不,好像一般都是SIMULATOR_开头的。
我记得好像有些参数是用来提高链路建立的速度的,正常PCIE链路建立的时间很长,仿真模型一般都会缩短这个时间。
你的有可能是还没有跑到链路建立完成。

XAPP1052的DMA仿真,你需要修改配置寄存器,

PIO实验说明什么呀



   说明读写实验,

帮顶一下!学习学习

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top