请教关于FPGA实现FFT的问题
时间:10-02
整理:3721RD
点击:
我通过ADC对一模拟信号进行连续采样,得到一组离散的数x1,x2,x3......xn,现在要对这一信号进行快速傅里叶变换,在调用IP核的时候,输入和输出都是两个数:实数和虚数,可采集到的只有一组数没有什么实虚之分啊,这个接口是怎么做的?
是把x1,x3,x5....当实数,x2,x4,x6....当虚数吗?这样好像也不对,具体该怎么做呢?
是把x1,x3,x5....当实数,x2,x4,x6....当虚数吗?这样好像也不对,具体该怎么做呢?
实部送你采集到的数据,虚部送0即可
:):):):):):):):):):):):):):):):):)
