微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > QUARTUS 的布线问题

QUARTUS 的布线问题

时间:10-02 整理:3721RD 点击:
设计中使用QUARTUS11 布线时,*fit.rpt 提示系统自动把RTL代码中的逻辑资源布线在RAM中,导致使用了若干BLOCK RAM,使得总共的MEMORY资源超出, 提示 can`t fit ram 报错,该如何解决呢?
  ——为什么工具会把逻辑资源 自动设置成MEMORY资源呢?

你的代码里是不是有可以编译为RAM/ROM的东西,导致工具综合为RAM了。

1 改设计
2 换芯片

已经解决此问题

It can disable auto-replace by modify fitter selection.

哪里出错了呢



   QUARTUS软件默认设置是会把一些“打拍”代码放在RAM中的,可能是这个原因

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top