关于SignalTabII时钟信号的问题
时间:10-02
整理:3721RD
点击:
我将频率源产生的100M时钟连接到FPGA的时钟输入管脚,用这个时钟作为signaltab的采样始终。
然而signaltab的状态一直是waitting for clock。
已经进行的调试:1,用示波器测试FPGA相应管脚,确实有100M时钟。
2,不使用外部时钟,使用FPGA晶振产生的时钟(50M),正常采样。
不知道有没有人遇到这种情况。
然而signaltab的状态一直是waitting for clock。
已经进行的调试:1,用示波器测试FPGA相应管脚,确实有100M时钟。
2,不使用外部时钟,使用FPGA晶振产生的时钟(50M),正常采样。
不知道有没有人遇到这种情况。
