微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 时钟占空比不为50%有什么影响

时钟占空比不为50%有什么影响

时间:10-02 整理:3721RD 点击:
如题:对于一个较大型设计,因为考虑低功耗需求,进行动态时钟设计,若奇数分频出来的时钟占空比不为50%的情况会对电路稳定性产生如何影响?



    有上下沿时,对skew要求较为严格

楼上正解

有些电路会用到clock 负缘

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top