微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 基于FPGA的16分频器设计的外围电路

基于FPGA的16分频器设计的外围电路

时间:10-02 整理:3721RD 点击:

已经在Quartus II上实现了分频器的设计,并且仿真了,可是老师说太简单了,这哪像个毕业设计啊。让我的毕业设计还得有外围电路的设计,就是:怎样驱动一个FPGA工作的,输入电路和输出电路。可是网上找不到这些信息啊,望大家帮助解决。
先谢谢大家了!

我没有弄懂你是要实现什么啊?这叫人家怎么帮你啊?。


我这是在做毕业设计,题目是:基于FPGA的16分频器设计。我现在用VHDL语言设计出了分频器的程序,在QuartusII上进行了仿真,可老师嫌我这个程序太简单(你也知道的,用一个简单的计数器就可以实现分频器的),让我设计一下外围电路,包括:输入电路和输出电路。网上也没有这方面的资料,望赐教。
谢谢



   
    你如果要简单的看到分频的效果,可以使用LED灯的点亮来实现,输入的部分就是晶振的时钟,或者是自己输入的时钟,输出的是你LED在不同分频下的闪烁亮度。


谢谢指点!现在知道该做什么了,赶紧做去。



    嗯  好好做   加油

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top