微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 怎样ISE环境下构建SOPC?融合Microblaze,verilog 数采module和BRAM?

怎样ISE环境下构建SOPC?融合Microblaze,verilog 数采module和BRAM?

时间:10-02 整理:3721RD 点击:

需要实现的目标:
1. Microblaze软核实现与上位机通信接口
2. 使用verilog实现数据采集module,即多通道并行AD,并将AD数据并写入双口RAM(RAM用xilinx的Blockram核实现)
3. Microblaze控制数采module并从Blockrame读取数据发给上位机
我用的是spartan3,网上没找到现成的教程,查了好多网页,发现有两种方法实现SOPC:
1. 在ISE环境下将Microblaze软核实例化;
2. 在EDK环境下把用户自己用HDL写的module当做Microblaze的外设。
不知两种方法概况的对不对,有何异同?请高手指教,或者指点一下哪有好的教程。
我已经在 ISE 环境中 Add 了一个Microblaze的软核,也没有实例化的过程,不过软核竟然跑通了,可以使用串口交互数据,但是还没找到办法把Microblaze和数采模块连接起来。
谢谢!

没人指导吗?顶起!



    小编解决了吗,我也遇到这个问题

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top