微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > force赋值reg和wire的区别

force赋值reg和wire的区别

时间:10-02 整理:3721RD 点击:
请教大家,force赋值reg和wire有什么区别?

取决于你force后的参数,如果都是强制force的话,应该没有区别;另外还有加驱动和加一个delta时间的参数,没有试验过,但是有区别的,可能和多驱动有关系,也和信号定义是否能够存储数据有关。



  google到这么一句话, force可以对wire赋值,这时整个net都被赋值; 也可以对reg赋值. 不是很理解,请指教

对两者赋值是没问题的。最好是实践出真知,实际去赋值看看结果就知道了。而且还要清楚force指令的参数。参数不同,对两者的相同赋值,会出现不同的表现的。试试最好了。



   找到问题了,不是force的问题,而是初始化赋值时,ncverilog将reg赋值理解为信号的跳变,wire赋值没有发生跳变

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top