微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 如何使用FIFO的空满标志来控制读写使能信号?

如何使用FIFO的空满标志来控制读写使能信号?

时间:10-02 整理:3721RD 点击:
利用XILINX的Core Gen生成的FIFO,我该如何书写读写控制逻辑?比如当full信号为1时,不能写入数据。当empty为1时,读使能无效?

你写一个逻辑控制啊,比如状态机,判断满空,从而进入读写,或者空闲状态

挺简单的,找一本关于verilog的书,上面有这个例子

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top