微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 如何写cic滤波器testbench? 用verilog语言

如何写cic滤波器testbench? 用verilog语言

时间:10-02 整理:3721RD 点击:
大家好!1!
       我写了一个CIC滤波器代码······那么我应该怎么仿真这个滤波器呢?(verilog)
谁有这方面的testbench呢?就是delta-sigma modulator 输出testbench怎么写,怎么看它的功能是否OK?
我对这方面信号不是很了解啊!

与matlaB模型的数据做对比;



    matlab输出的码流是010101011110110111,难道我也照他那样··010101010101010101,何况matlab输出那个太密密麻麻的·~量化码··实在恶心啊···

验证滤波器,基本上要实现两个相同,就是matlab结果与仿真结果一样,仿真结果与实际运行结果一样。小编可以准备一组数据,然后再经过cic之后输出来,然后跟matlab对比。然后下载到器件之后,把数据捕捉出来再比较。



    还是有点晕呵呵··不过感谢你的指点方向~·

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top