微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > NC-Verilog仿真QuartusII10.0的问题

NC-Verilog仿真QuartusII10.0的问题

时间:10-02 整理:3721RD 点击:
一直用Cadence NC-Verilog(版本是5.10-p004)来做仿真验证。以前用QuartusII9.1一直没问题,最近用QuartusII10.0出问题了。在编译altera_mf.v时,报错:
ncvlog: *E,UMGENE (altera_mf.v,23972|5): An 'endgenerate' is expected [12.1.3(IE EE 2001)].
查看altera_mf.v的相应位置,发现它用了generate语句。不知是不是NC-Verilog对generate支持不好的原因。
有没有什么办法?NC-Verilog的最新版本是什么呢?

NC-Verilog的最新版本是9.2
ius5.4以后,就没有windows版本啦。

我也遇到类似的问题了,请问是不是版本的问题呢?

同问 这个问题我也遇到了 请问各位是扎个解决的呢?


请问你是解决这个问题的呢?



    请问这个问题是软件版本引起的吗?

用新的版本试试啊

我需要这个东东,感谢

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top