关于LED点阵的FPGA设计
时间:10-02
整理:3721RD
点击:
本科毕业设计:题目《基于FPGA的LED点阵显示控制器的设计》
涉及的内容包括:verilog/VHDL程序+Quartus Ⅱ仿真+软硬设计等,其中包括总设计框图,设计电路原理图,及相应的软硬件设计框图,还有整体的及各模块的程序流程图。
本设计的实现功能是在单个16*32的LED点阵屏上滚动显示汉字或图像。
具体要求: 1、显示方式:动态显示
2、显示内容:“生如夏花之绚烂,死如秋叶之静美”或“面朝大海,春暖花开”。
3、分模块设计。
扩展要求:要通过读外部字库芯片的数据,然后再送到LED显示,使设计易于修改显示数据。
硬件配置:
1、【FPGA开发板配置简介】
核心系统:
(1)CycloneII核心:EP2C8Q208:
(2)SDRAM:64Mbit为满足用户海量存储:(为用户在做SOPC或者NIOS II系统提供足够的内存);
(4)EPCS4 配置芯片:
(5)提供配置模式:JTAG和AS。此外配置管脚通过插针引出:
(6)核心板的有源时钟为50Mhz):
(7)将所有IO、Avalon总线、配置管脚等都通过3排插针引出,用户可以充分自由发挥,扩展更灵活:(扩展I/O完全考虑了电磁兼容的问题,满足信号完整性)
(8)FPGA供电系统:外接5V的直流电:
2、用16*32的点阵显示屏
希望高手们能给小妹我提供一点相关的资料,最好有源程序,万分感谢。
涉及的内容包括:verilog/VHDL程序+Quartus Ⅱ仿真+软硬设计等,其中包括总设计框图,设计电路原理图,及相应的软硬件设计框图,还有整体的及各模块的程序流程图。
本设计的实现功能是在单个16*32的LED点阵屏上滚动显示汉字或图像。
具体要求: 1、显示方式:动态显示
2、显示内容:“生如夏花之绚烂,死如秋叶之静美”或“面朝大海,春暖花开”。
3、分模块设计。
扩展要求:要通过读外部字库芯片的数据,然后再送到LED显示,使设计易于修改显示数据。
硬件配置:
1、【FPGA开发板配置简介】
核心系统:
(1)CycloneII核心:EP2C8Q208:
(2)SDRAM:64Mbit为满足用户海量存储:(为用户在做SOPC或者NIOS II系统提供足够的内存);
(4)EPCS4 配置芯片:
(5)提供配置模式:JTAG和AS。此外配置管脚通过插针引出:
(6)核心板的有源时钟为50Mhz):
(7)将所有IO、Avalon总线、配置管脚等都通过3排插针引出,用户可以充分自由发挥,扩展更灵活:(扩展I/O完全考虑了电磁兼容的问题,满足信号完整性)
(8)FPGA供电系统:外接5V的直流电:
2、用16*32的点阵显示屏
希望高手们能给小妹我提供一点相关的资料,最好有源程序,万分感谢。
其实就是调用字库的编程,多了解一下调用时序就OK了。努力把!
我没有这方面的资料,不过相当熟悉这个,
i need this
这个也能行?
very good
这个很简单的,况且显示的字数又少,直接在片子做就行了
哈哈,不是很懂
主要是软件编程,而FPGA只要实现接口时序就可以了。
过来围观一下。
好水的毕设
good article
