微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 求教数据周期问题

求教数据周期问题

时间:10-02 整理:3721RD 点击:
怎样将一窜2倍时钟周期的数据转化为单倍周期,请高手指点!

放到RAM里面一边用两倍时钟写,一边用单倍时钟读,只要不造成地址冲突的话,就能实现你要的。

但是读取的时钟速率是不是不同步呀,会不会出现读不到数据了呀?

那用fifo实现吧

具体实现方式请指教呀!

恩,用FIFO是最好的,RAM的话,你还需要提供地址,有点麻烦了。

但是读取的时钟速率是不是不同步呀,会不会出现读不到数据了呀?

你不能又不让马吃草又让他跑得快
拿一个单倍时钟读双倍时钟的数,只要双倍时钟的数据率大于50%,单倍时钟是不可能一直正常工作的。

谢谢,证明我想的有道理呀!

用FIFO基本上不会读不到,但是数据率超过50%,必然会出现FIFO满的情况,要么写入端等待,要么丢失数据

应该是写的比读的快吧

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top