微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 绝对有挑战的问题!

绝对有挑战的问题!

时间:10-02 整理:3721RD 点击:
发个绝对有挑战的问题!
一块使用AlteraFPGA的板子,FPGA的io电压供电是3.3v,只要电压稍微高于3.3v一点点,FPGA就会死掉,重新上电正常,怎么回事?

是不是限流电阻过小所致?
我不懂硬件

过压保护

我真的不懂啊。

电路holdtime有问题,哈哈,瞎说的

我觉得楼上说的有点道理的。

手册可是说的3V到3.6V哦!

查一下硬件吧,按照通用的设计标准来看,正负10%是必须能够承受的。

FPGA自身不会这样,应该是跟板级的设计有关,可能需要更详细的板子的信息来分析这个问题。
比如“重新上电正常”,是用什么方式把“电压稍微高于3.3v一点点”的?用外部稳压电源直接供3.3V吗?

本来不是外部直接供,后来为了解决这个问题,改为直接供,这个输入的电源是可调的!

我真的不懂啊。

器件肯定没有问题       估计是逻辑设计的不好  电压一高,时序更差而不能满足

Hello,world!

另外检查一下时钟部分  这个比较关键,示波器 看信号怎么样
可以外部供一个时钟试试

你把PROM的程序擦掉再试试。

如果擦掉不死那就是你程序的问题了,否则我也不知道了

这个有可能的。LZ可以做一个最简单的程序烧进去,就周期性给一个信号出来,看看是不是还会死

可能上电复位有问题。

我以前遇到过,要等板子放电才可以,我猜想应该是某个电容出问题了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top