微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 关于signaltapII的使用

关于signaltapII的使用

时间:10-02 整理:3721RD 点击:
最近开始学着使用signaltapII来采集内部信号,但是本人是初学者,所以有很多疑问,希望各位能人可以给予解释:
首先是采样频率,在stp文件中有一栏要选择采样的时钟频率,那么是否在每一个时钟的上升延就采样一次信号?
那个sample depth 是否就是采样的频率个数?
关于buffer aquisition mode,真的可以在触发条件前采样到值吗?
还有triger in 和triger out 是什么意思?
既然有触发条件,那么每个需要采样信号后的触发条件指的是关于哪个信号的上升延,下降延,或don't care?
以上都是一些初学者的问题,希望有人能给解答一下。
多谢了。

同样的问题,盼解答

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top