微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 数字IC中消除不确定状态

数字IC中消除不确定状态

时间:10-02 整理:3721RD 点击:
在数字电路中经常出现不决定状态,而且可以影响后续电路的输出。
一般用什么方法来消除这个现象?
请高手指教一下,谢谢

肯定是电路设计上有问题 好好想想时序

一般情况下Control Logic 必须上电后Reset,使得状态进入一个初始态。

这个问题一般会出现在仿真阶段。实际物理电路无非是0 或1,还有就是高阻。寄存器的应用一般都有一个赋初值得过程,尽量不要在电路设计中出现不确定状态, 否则影响逻辑功能。

勇往直前!

信号的源头都有rst信号就可以了。

指的是不确定的状态还是亚稳态?

尽量采用同步时序,少用组合时序。

用同步,加DFF,用gray code,加reset

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top