微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > FPGA的USB2.0毕设求救

FPGA的USB2.0毕设求救

时间:10-02 整理:3721RD 点击:
我用的是OPENCORE的USB2.0 IP核
不知道如何在FPGA上面验证能否实现通信,有240多个管脚要绑定(好像没有这么多的吧)
有没有做过这样的大侠,帮帮忙,就要验收了
多谢了

有人知道吗?

怎么会有这么多脚?
和PHY的接口顶多16bit+时钟。
和总线的接口顶多就是总线+DMA的一些控制线号。
当然如果你确认真有这么多,也没有办法,一个个接就是了

usbf_top.V那个文件生成的器件有200多个管脚
关键是有没有人做过这个IP核的FPGA验证

给激励,验证输出。

能不能说详细点?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top