微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 关于串并转换

关于串并转换

时间:10-02 整理:3721RD 点击:
用状态机实现时,如果并行的数据位宽太大时,岂不是很麻烦,有更好的办法吗?还有据说状态机的状态数最好不要超过8个?

哈哈

状态数超过8个会有什么问题?
状态数超过8个会有什么问题?

哈哈!
哈哈!学习中!

啥子啊

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top