微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 介绍一个傅立叶变换的新算法(非FFT)

介绍一个傅立叶变换的新算法(非FFT)

时间:10-02 整理:3721RD 点击:
[这个贴子最后由inside在 2004/07/26 04:08pm 第 3 次编辑]

SIFT是新型超小型、超低功耗离散傅立叶变换ASIC/FPGA设计方法。SIFT是基于算法的革新,该方案不再使用FFT的基本构架,采用VHDL/Verilog设计,适合于FPGA和ASIC.
1)SIFT可动态设置任意采样点个数(Select Sample Span Dynamically)。
2)在保证高处理速率的同时,显著降低FPGA的资源(或ASIC芯片的体积)、重量和功耗;
3)可实现零延时变换;
4)便于实现多通道傅立叶变换(Interleaved channel)。一个SIFT单元可完成多通道数据的变换,从而简化系统设计,降低应用单元的复杂性和资源需求。
http://www.DSPcore.com

介绍一个傅立叶变换的新算法(非FFT)
什么算法吗?说说

介绍一个傅立叶变换的新算法(非FFT)
请联系info@dspcore.com

ddddddddddddd

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top