微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > FPGA与arm接口问题

FPGA与arm接口问题

时间:10-02 整理:3721RD 点击:
FPGA与ARM进行并行通信,这个接口应该如何设置?是否要考虑异步时钟域的问题?

spi uart i2c

因为是并行数据,我写到了一个RAM中,希望通过双口ram来进行异步处理,不知该怎么进行

spi uart i2c arm能并行吗

spi uart i2c arm能并行吗

用AHB或者FSMC总线就可以访问FPGA的RAM。

用ARM的EMC接口,和FPGA的普通IO就可以设计出并行通信BUS

有类似INTEL总线的,是最简单的,比如cs、we、oe、addr、data这些典型信号的,最简单。

建议用FSMC总线和FPGA的IO口连接。注意加载的方式的特定管脚的连接。

建议用FSMC总线和FPGA的IO口连接。注意加载的方式的特定管脚的连接。

双口RAM要考虑读写冲突的,只要不读写冲突感觉就没啥问题了。

注意加载的方式的特定管脚的连接,这个是什么意思呢,能讲的细点么?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top