微波EDA网,见证研发工程师的成长!
首页 > 微波射频 > RFIC/MMIC > 零中频架构在无线电设计中的优势

零中频架构在无线电设计中的优势

时间:05-30 来源:ADI 点击:

除在开发无线电设计频段变体方面的投入。得益于灵活的数字化器和可编程的基带滤波器,零中频设计不但能实现高性能,还具有极大的灵活性,既能支持范围超宽的频率和带宽,也能维持近乎平坦的性能,而且无需针对每种配置优化模拟电路(如滤波器)—可谓名符其实的软件定义无线电(SDR) 技术。与此同时,这种方法也会大幅减小尺寸,因为它为必须覆盖多个频段的应用消除了原本需要的滤波器组。在一些情况下,可以完全消除射频滤波器,成就完全意义上的宽带无线电,根据不需要更改频段。通过消除部分器件、集成其他器件,可以大幅减小零中频设计所需要的PCB尺寸,不但简化了频段高速过程,还能减少有必要更改尺寸时投入的精力。

最小的尺寸

通过直接比较这些架构的PCB面积(图3和图4)可知,对于双接收路径,在合理实现方式下,中频采样和零中频采样的PCB面积分别为2880mm2 (18 mm ×160 mm),和1434 mm2 (18 mm ×80 mm) 。如果不算可能消除的射频滤波器和其他简化设计,2零中频架构有可能比当前的中频采样技术减少最高达50%的无线电尺寸。未来的设计有可能通过额外的集成,使尺寸再减少一倍。

图3、典型的中频采样布局

图4、典型的零中频采样布局

最低成本

直接从物料清单来看,从中频采样系统转向零中频架构可节省33%的物料。成本分析始终都是非常困难的。然而,深入考察图1和图2可知,许多分立式元件均已消除,包括中频和抗混叠滤波元件,并且混频器和基带放大器均已集成。不明确的是,由于零中频接收器本身具有传统中频采样架构不具备的带外抑制功能,所以,整体外部滤波要求就大幅降低了。零中频架构中两个元件促成了这一结果。第一个元件是有源基带滤波器,该滤波器同时具备带内增益和带外抑制功能。第二个元件是高采样速率低通Σ-Δ转换器,用于对I/Q信号进行数字化。有源滤波器减少了带外元件,而ADC的高采样速率则使混叠点提高到足够高的频率,从而消除了外部抗混叠滤波元件的必要性(因为有源滤波器已经充分地抑制了信号)。

图5、有源基带滤波器与ADC

通过把基带信号施加到有源滤波器上,如图5所示,可以滚降高频内容。然后,ADC对来自低通滤波器的任何残余输出信号进行数字化和最终滤波。级联结果如图6所示。此图所示为在有源滤波器和Σ-ΔADC复合效应作用下的典型接收器性能。这里展示的是带内和带外功率灵敏度降低3 dB的典型情况。注意,在不使用任何外部滤波元件的情况下,带外性能有所改善。

为了获得类似的性能水平,中频采样接收器采用分立式中频滤波元件(如SAW技术)来实现选择性和带外信号保护功能,以防止宽带信号混叠和噪声混叠回频段等问题。中频采样架构还必须采取其他无用混频器项的保护措施,包括半中频项,该项会提高射频和中频滤波要求并限制采样速率和中频规划。零中频架构不存在这种频率规划限制。

图6、典型的零中频带外抑制

根据设计和应用的不同,这种原生抑制功能可以降低或消除外部射频滤波要求。通过省去这些元件可以直接节省成本,因为根据类型的不同,外部射频滤波器可能比较昂贵。另外,移除这些损耗性的器件有助于消除射频增益级,结果不但能节省成本,同时还能降低功耗、提高线性度。所有这些都可进一步增强分区和智能集成的优势。

如前所述,成本的估算非常难,因为这在很大程度上取决于产量和与供应商签订的协议。然而,详细分析显示,通过集成、消除部分元件、降低要求,零中频架构最高可使系统总成本降低三分之一。需要记住的是,这是系统成本,不是器件成本。由于更少的器件要承载更多的功能,所以在系统总成本减少的情况下,有些器件成本可能会增加。

除了材料成本以外,集成式零中频接收器还有一些其他优势。由于集成式系统可以减少系统中的器件数量,所以其装配成本较低,工厂良品率较高。由于分立式器件数量变少,所以对齐时间也会变短。这些因素相加,可降低工厂成本。

由于零中频接收器是名符其实的宽带,所以,调整频段的工程成本也减少了。在中频采样系统中,必须慎重选择中频频率,但对于零中频系统,则无需进行谨慎的规划。基本上通过更改本振就可以添加新的频段。另外,由于在使用零中频时,许多应用并不要求外部射频滤波器,所以,结果可能实现进一步的简化。整体而言,对于零中频解决方案,如果考虑直接成本以及上面列出的制造成本和工程成本,其成本节省优势是非常可观的。

最低功耗

如果只是采用图1所示架构,并直接将其集成到片上系统中,结果并不会带来功耗和成本上的优势。要节省功耗,

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top