基于FPGA的VRLA蓄电池测试系统设计
1、 引言
阀控式铅酸蓄电池(VRLA)在实际使用中会出现电池壳变形、电解液渗漏、容量不足、电池端电压不均匀等现象,实践证明,整组电池的容量是以状况最差的那块电池的容量值为准,而不是以平均值或额定值(初始值)为准,当电池的实际容量下降到其本身额定容量的90% 以下时,电池便进入衰退期,当电池容量下降到原来的80%以下时,电池便进入急剧的衰退状况,衰退期很短,此时电池组已存在极大的事故隐患,所以对VRLA蓄电池的定时检测和在线监测是非常重要和必须的。
2、 硬件电路设计
VRLA蓄电池在线监测系统主要功能是对直流电源VRLA蓄电池组中每一个VRLA蓄电池的端电压进行巡检,其工作方式分为实时监测和定时监测两类,定时监测的时间间隔由用户根据实际需要设定,用户可随时切换实时与定时监测两种工作模式,通过监视器显示电压、温度、内阻曲线实现对单个及整体VRLA蓄电池的监控操作。可完成图表打印,图形保存,曲线显示,历史数据回放多种管理功能,并缺省设置越限报警电压及温度范围限,如有异常情况立即发出报警信号。
2.1 测试系统硬件结构
本例FPGA开发系统采用Xilinx FPGA控制模块Spartan-II(XC2S200)、差动式多路模拟开关(包括模拟开关CD4051及光耦合器TLP181)、A/D转换AD0809芯片、Philips公司PDIUSBD12通用串行接口芯片、Winbond公司W29C020C并口Flash存储器及SRAM W24257、2×4键盘阵列、越限报警器件等构成。理想的VRLA蓄电池测试系统,通过实时监测VRLA蓄电池组内单节VRLA蓄电池的电压,内阻和温度能够有效的识别单节VRLA蓄电池的性能差异和安全临界点,有效控制单节VRLA蓄电池的过充,过放和热失控,实现均衡放电和均衡充电的理想功能;同时准确计算出单个VRLA蓄电池电量,根据充放电曲线,建立最佳充放电方法,并与控制器智能化配合,确定VRLA蓄电池负载特性参数选择,延长VRLA蓄电池使用寿命。
1、 引言
阀控式铅酸蓄电池(VRLA)在实际使用中会出现电池壳变形、电解液渗漏、容量不足、电池端电压不均匀等现象,实践证明,整组电池的容量是以状况最差的那块电池的容量值为准,而不是以平均值或额定值(初始值)为准,当电池的实际容量下降到其本身额定容量的90% 以下时,电池便进入衰退期,当电池容量下降到原来的80%以下时,电池便进入急剧的衰退状况,衰退期很短,此时电池组已存在极大的事故隐患,所以对VRLA蓄电池的定时检测和在线监测是非常重要和必须的。
2、 硬件电路设计
VRLA蓄电池在线监测系统主要功能是对直流电源VRLA蓄电池组中每一个VRLA蓄电池的端电压进行巡检,其工作方式分为实时监测和定时监测两类,定时监测的时间间隔由用户根据实际需要设定,用户可随时切换实时与定时监测两种工作模式,通过监视器显示电压、温度、内阻曲线实现对单个及整体VRLA蓄电池的监控操作。可完成图表打印,图形保存,曲线显示,历史数据回放多种管理功能,并缺省设置越限报警电压及温度范围限,如有异常情况立即发出报警信号。
2.1 测试系统硬件结构
本例FPGA开发系统采用Xilinx FPGA控制模块Spartan-II(XC2S200)、差动式多路模拟开关(包括模拟开关CD4051及光耦合器TLP181)、A/D转换AD0809芯片、Philips公司PDIUSBD12通用串行接口芯片、Winbond公司W29C020C并口Flash存储器及SRAM W24257、2×4键盘阵列、越限报警器件等构成。理想的VRLA蓄电池测试系统,通过实时监测VRLA蓄电池组内单节VRLA蓄电池的电压,内阻和温度能够有效的识别单节VRLA蓄电池的性能差异和安全临界点,有效控制单节VRLA蓄电池的过充,过放和热失控,实现均衡放电和均衡充电的理想功能;同时准确计算出单个VRLA蓄电池电量,根据充放电曲线,建立最佳充放电方法,并与控制器智能化配合,确定VRLA蓄电池负载特性参数选择,延长VRLA蓄电池使用寿命。
图1 整机系统框图
2.2 差动式多路模拟开关设计
数据采集电路设计采用差动式多路模拟开关可以避免常规双刀式继电器模拟开关对大型VRLA蓄电池组测量时需要的继电器太多,仪器的体积过大,功耗、成本及故障率高等众多缺点,如图示差动式模拟开关工作电源由所测VRLA蓄电池组提供,并采用光耦合器隔离采样开关与低压系统,以解决VRLA蓄电池组的电池数目多,电压高,难以测量等问题。差动式模拟开关工作过程为:FPGA控制器通过控制端CA,CB来同时控制U1,U2八选一模拟开关,如果控制端同时选中输入端B1,则模拟开关U1输出端
- 用大电流LDO为FPGA供电需要低噪声、低压差和快速瞬态响应(08-17)
- 基于FPGA 的谐波电压源离散域建模与仿真(01-30)
- 降低从中间总线电压直接为低电压处理器和FPGA供电的风险(10-12)
- FPGA和功能强大的DSP的运动控制卡设计(03-27)
- DE0-Nano-SoC 套件 / Atlas-SoC 套件(10-30)
- Xilinx Virtex UltraScale 开发平台(06-12)
- 濡ゅ倹岣挎鍥╀焊閸曨垼鏆ョ€规悶鍎抽埢鑲╂暜閸繂鎮嬮柟瀛樺姇閻撹法鎷嬮鐔告畬缂佸顑呴〃婊呮啑閿燂拷
闁稿繈鍔嶉弻鐔告媴瀹ュ拋鍔呭☉鏃傚Т閻ㄧ姵锛愰幋婊呯懇濞戞挻姘ㄩ悡锛勬嫚閸☆厾绀夐柟缁樺姇瀹曞矂鎯嶉弬鍨岛鐎规悶鍎扮紞鏃堟嚄閽樺顫旈柨娑樿嫰婵亪骞冮妸銉﹀渐闂侇偆鍠愰崹姘舵⒐婢舵瓕绀嬪ù鍏坚缚椤懘鎯冮崟顐ゆ濡増鍨垫导鎰矙鐎n亞鐟�...
- 濞戞搩鍘炬鍥╀焊閸曨垼鏆ョ€规悶鍎抽埢鑲╂暜閸繂鎮嬮柟瀛樺姇閻撹法鎷嬮鐔告畬缂佸顑呴〃婊呮啑閿燂拷
缂侇噣绠栭埀顒婃嫹30濠㈣埖宀稿Λ顒備焊閸曨垼鏆ラ柛鈺冾攰椤斿嫮鎷犻崜褉鏌ら柨娑樺缁楁挾鈧鍩栧璺ㄦ嫚閹惧懐绀夐柛鏂烘櫅椤掔喖宕ㄥΟ鐑樺渐闂侇偆鍠曢幓顏堝礆妫颁胶顏卞☉鎿冧簻閹酣寮介悡搴f濡増鍨垫导鎰矙鐎n亞鐟庨柣銊ュ椤╋箑效閿燂拷...
- Agilent ADS 闁轰焦鐟ラ鐔煎春绾拋鍞查悹鍥у⒔閳诲吋绺藉Δ鍕垫
濞戞挻鎸搁宥夊箳閸綆鍤﹂柨娑樿嫰閸欏繘妫冮姀锝庡敼閻熸瑯鏋僁S闁告艾瀚~鎺楀礉閻旇鍘撮柛婊冭嫰娴兼劗绮欑€n亞瀹夐柣銏╃厜缁遍亶宕濋埡鍌氫憾闁烩偓鍔嶅〒鍫曟儗椤撶姵鐣遍柡鍐ㄧ埣濡法鈧冻缂氱槐鐧咲S...
- HFSS閻庢冻缂氱弧鍕春绾拋鍞查悹鍥у⒔閳诲吋绺藉Δ鍕垫
閻犙冨缁讳焦绋夐幘鎰佸晙闁瑰搫鐗愰鎶芥晬鐏炶棄寮块梻鍫涘灱椤斿骞掗崷娆禨S闁汇劌瀚慨娑㈡嚄閽樺瀚查幖瀛樻⒒閺併倝鏁嶇仦钘夌盎闁告柡鏅滈崑宥夊礂閵娾晜妗ㄧ紒顖濆吹缁椽宕烽弶娆惧妳濞戞梻濮电敮澶愬箵椤″锭SS...
- CST鐎甸偊鍠楃亸婵嗩啅閵夈倗绋婇悗骞垮€曢悡璺ㄦ媼椤撶喐娈岀紒瀣儏椤ㄦ粎鎲楅敓锟�
闁哄瀛╁Σ鎴澝虹€b晛鐦滈悹浣筋嚋缁辨繈宕楅妸鈺傛〃閻犱礁寮跺绶維T闁告艾瀚伴妴宥夊礉閻旇鍘撮柛婊冭嫰娴兼劗绮欑€n亞瀹夐柣銏╃厜缁辨繈宕濋埡鍌氫憾闊浂鍋婇埀顒傚枙閸ゆ粎鈧冻闄勭敮澶愬箵椤″T閻犱焦宕橀鍛婃償閺冨倹鏆�...
- 閻忓繐瀚伴。鍫曞春閾忚鏀ㄩ柛鈺冾攰椤斿嫮鎷犻崜褉鏌�
濞戞挸娲g粭鈧Δ鍌浬戦妶濂哥嵁閸愬弶鍕鹃悹褍鍤栫槐婵囨交濞嗗海鏄傞悹鍥у⒔閳诲吋绋夋潪鎵☉闁革负鍔岄惃鐘筹紣閹寸偛螚闁哄牜鍨堕。顐﹀春閻旀灚浜i悘鐐存礃鐎氱敻鎳樺鍓х闁瑰灚鎸风粭鍛村锤濮橆剛鏉介柣銊ュ缁楁挻绋夊顒傚敤缁绢厸鍋�...
- 鐎甸偊鍠楃亸婵堜焊閸曨垼鏆ユ繛鏉戭儔閸f椽骞欏鍕▕闁糕晝顢婇鍕嫚閸撗€鏌ら柛姘墦濞夛拷
閻犳劦鍘洪幏閬嶅触閸儲鑲犻柡鍥ㄦ綑閻ゅ嫰骞嗛悪鍛缂傚啯鍨甸崹搴ㄥΥ娓氣偓椤e墎鎷崣妯哄磿闁靛棔鑳堕妵姘枖閵忕姵鐝ら柕鍡曟娣囧﹪宕i柨瀣埍闁挎稑鏈崹婊呮啺娴e湱澹夐柡宥夘棑缁ㄥ潡鏌呴敓锟�...