基于DSP的新型多功能电能质量监测仪表
近年来,我国电力事业无论是发电总量还是电网的建设都得到了迅猛发展,电力系统的规模不断扩大。但随着生产力的发展,电能质量的问题日益受到重视,生产和生活中对于电能质量的要求也越来越高。由于高压直流输电系统的应用和大量变频器、整流器、电弧炉等非线性负荷、冲击性负荷不断地引入电力系统,大量谐波电流注入电网,造成电力系统中谐波含量急剧上升和电压波形严重"畸变",致使电能质量下降。电网中的谐波污染日益严重,对继电保护、计算机、测量和计量仪器及通讯系统都有不利和不可预知的影响;降低了电网可靠性,增加了电网损失;降低了电气设备的效率和利用率,在生产和生活中都造成巨大的经济损失。
鉴于以上的各问题,提高电能质量的新技术及改善电能质量的分析方法成为电力系统领域中的研究热点。为了采取合理的措施提高电能质量,对电能质量参数指标准确的检测和分析,对电力系统中各参数的实时、准确地测量,是解决电能质量问题的一个重要环节,只有对所存在的电能质量问题进行有效的检测、数据分析,才能清楚该电能质量问题的特性,进而采取相应的解决措施,以保证电网安全、经济运行。本设计以高性能数字信号处理器TMS320VC5402和高精度16位 A/D转换器AD73360为核心,针对现有装置在软硬件设计方面存在的一些不足,通过基于DSP的快速傅里叶变换算法[1],对装置开发涉及到的软硬件作出部分改进,对下位机重新作出设计,构架了DSP+MCU方案,设计了一种实时监测电力参数的装置,可以测量三相电压、电流、有功功率、无功功率、功率因数及频率等,在电能质量方面具体包括:2~31次谐波分析、电压波峰系数、电流K系数、三相电压/电流不平衡度等。
1 系统工作原理及总体设计
本系统的硬件设计整体结构图如图1所示,以TI公司的TMS320VC5402芯片为核心,包括电流/电压隔离电路、信号调理及A/D采样电路、以16位低功耗单片机MSP430F149为核心的人机接口电路以及系统辅助电源,实现了对包括三相电流/电压在内的各电参量的测量、显示控制以及通信等功能。整个系统以准确采样与处理为基础,兼顾整体的设计简单、成本低廉等因素。
首先三相电压/电流经过精密电压电流互感器转换后滤除高次谐波,再经过信号调理电路变换为适合AD73360采样的信号进行采样。AD73360将采样完的数字信号送入DSP。
由DSP对采样数据作进一步抗混叠处理后,计算出各电力参数并通过快速傅里叶算法进行谐波分析,并将需要的参数进行存储[2]。
经过DSP处理后的各实时电参量经通信单元送给以MSP430F149为核心的上位机进行显示。系统设计包括键盘输入控制电路以及LCD液晶显示电路,实现友好、直观的人机接口。
2 系统硬件设计
2.1 TMS320VC5402与AD73360接口电路
AD73360是ADI公司推出的6通道模拟输入的16位串行可编程A/D转换器。它采用∑-△ A/D转换原理,具有良好的内置抗混叠性能,所以对模拟前端滤波器的要求不高,用一阶RC低通滤波器就能满足要求。其采样率和输入信号增益都是可编程的,采样率可分别设置为64 kS/s、32 kS/s、16 kS/s和8 kS/s(输入时钟为16.384 MHz时),增益可在0 dB~38 dB之间选择。AD73360能保证6路模拟信号同时采样,且在变换过程中延迟很小。本系统中AD73360采用交流耦合的差分输入,通过McBSP接口与TMS320VC5402相连,接口信号线的数目只有6条,简捷高效。图2是具体连接方法。
AD73360的串口时钟SCLK信号作为McBSP的发送时钟信号(CLKX0)和接收时钟信号(CLKR0);McBSP的发送引脚(FSX0)、接收帧同步引脚(FSR0)与AD73360的输入引脚(SDIFS)、输出帧同步(SDOFS)连接到一起,使McBSP的发送信号(FSX0)和接收帧同步时钟信号(FSR0)与AD73360的输出帧同步信号(SDOFS)保持同步。AD73360的数据输出引脚(SDO)和输入引脚(SDI)分别与McBSP的数据接收引脚(DR0)和数据发送引脚(DX0)相连。AD73360的激活信号SE由锁相倍频电路的输出倍频信号AD_SE触发,实现同步锁相采集。AD73360的驱动时钟信号MCLK可以由DSP分频得到,也可以由晶振直接产生,AD73360的最高输入时钟为16.384 MHz。
2.2 锁相倍频电路及频率测量
傅里叶变换要求每周期采样点数等间隔,且采样时间要涵盖整周期。因此对采样点数的要求非常严格。实现同步采样的方式有软件同步和硬件同步两种,硬件同步采样比软件同步采样响应迅速,能实时追踪频率变化。本装置中采样脉冲产生电路由过零比较器、锁相器以及分频电路组成。锁相电路选择了一种性能优良的 CMOS锁相环路CD4046,同时CD4046提供给计数器7
DSP 多功能仪表 MSP430F149 相关文章:
- 在采用FPGA设计DSP系统中仿真的重要性 (06-21)
- 基于 DSP Builder的FIR滤波器的设计与实现(06-21)
- 达芬奇数字媒体片上系统的架构和Linux启动过程(06-02)
- FPGA的DSP性能揭秘(06-16)
- 用CPLD实现DSP与PLX9054之间的连接(07-23)
- DSP+FPGA结构在雷达模拟系统中的应用(01-02)