数字视频接口——DVI 1.0
,则将此次编码的低8位取反并在第10位置1,否则,将不作处理,直接传输。
每一条T.M.D.S.链路中含有与3个编码器对应的3个解码器。T.M.D.S.的解码算法相对简单一些。由于在消隐时间内传输了特定的四个编码,解码器可以判断DE的逻辑状态,若DE=0,则直接将对应的控制信号组合状态送出。若DE=1,则根据第10位的情况决定低8位是否进行取反,根据第9位的信息决定对编码进行的变化方式:为1,进行XOR(异或)变换为0,进行XNOR(异或非)变换。在象素数据有效期间,行、场同步以及控制信息CTLX均保持恒定。通过上述解码过程,行同步和场同步信号由蓝基色通道解调出来,结合另外两个通道解调出来的绿基色和红基色,就可以进行视频信息的数字方式显示了。
3 DVI接口应用指南
DVI接口提供了强大的数据传输率,其链路工作频率很高,所以对器件的供电电压、连接电缆的特性阻抗以及终端接插件的电气特性都有非常严格和详细的规定。这些都是DVI相关器件厂商要严格遵循的技术指标。
表1给出了实际应用最为关心的五个工作参数,其他参数的详细解释见文献。表2给出了DVI接口插头信号线的定义。其中的DDC通道用于设备制造商向主机提供产品信息,这使DVI接口应用锦上添花。制造者可以在显示设备中固化一段除设备本身特性参数以外的信息,结合计算机操作系统,使系统识别设备的特征编号,从而达到保护自己产品产权的目的。当然,如果设计者不提供DDC信息,计算机操作系统就会把当前的显示设备当成标准显示设备来驱动。
表1 推荐DVI工作参能
工作电压 | 3.3V,±5% |
传输阻抗 | 50Ω,±10% |
输入差分信号范围 | 150mV≤Vidiff≤1200mV |
最大差分电压 | 1560mV |
工作温度范围 | 0℃~70℃ |
表2 DVI接口引脚信号
引 脚 | 信 号 | 引 脚 | 信 号 |
1 | T.M.D.S. Data2 - | 13 | T.M.D.S. Data3 + |
2 | T.M.D.S. Data2 + | 14 | +5V电源线 |
3 | T.M.D.S. Data2/4屏蔽线 | 15 | 地线(+5V,同步信号) |
4 | T.M.D.S. Data4 - | 16 | 热插拔探测端 |
5 | T.M.D.S. Data4+ | 17 | T.M.D.S. Data0 - |
6 | DDC时钟线 | 18 | T.M.D.S. Data0 + |
7 | DDC数据线 | 19 | T.M.D.S. Data0/5屏蔽线 |
8 | 模拟,场同步信号线 | 20 | T.M.D.S. Data5 - |
9 | T.M.D.S. Data1 - | 21 | T.M.D.S. Data5 + |
10 | T.M.D.S. Data1 + | 22 | T.M.D.S. Clock屏蔽线 |
11 | T.M.D.S. Data1/3屏蔽线 | 23 | T.M.D.S. Clock + |
12 | T.M.D.S. Data3 - | 24 | T.M.D.S. Clock - |
C1 | 模拟红基色 | C4 | 模拟行同步信号 |
C2 | 模拟绿基色 | C5 | 模拟地(R,C,B) |
C3 | 模拟蓝基色 |
目前,世界上几大电子芯片制造厂商都提供DVI接口芯片, TI、ADI、Silicon Image等公司均提供不同性能参数的DVI发送或接收芯片,读者可以到相应的网站查询更详尽的信息。
本文从计算机显示技术的发展背景入手,详细解释和分析了DVI视频标准。从方便实用、便于读者理解的角度与原则出发,直接针对实际应用中最为关心的编码解码算法、行同步场同步信号的提取、数据传输的时钟与同步问题、数据传输及恢复过程的时序要求等问题,简要介绍了DDC-显示数据通道的用途。
- FPGA在LVDS高速互连中的应用(06-05)
- 基于DSP+FPGA多通道单端/差分信号采集系统(03-12)
- 关于RS-485总线的理论与运用(05-22)
- USB接口扩展与差分信号仿真(09-20)
- 基于DVI和FPGA的视频叠加器设计(08-17)
- 锁相环控制及初始化简析(08-27)