微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 嵌入式设计 > 利用FPGA夹层卡实现I/O设计灵活性

利用FPGA夹层卡实现I/O设计灵活性

时间:06-05 来源:互联网 点击:

型的 FMC 连接器和板)作为多种不同市场和应用的基矗此外,借助性能更高、功能更强的新型 FPGA 产品,设计人员能在确保与现有 FMC 模块全面兼容的同时轻松升级到新载卡。

粗略看看上述部分市场的尺寸、I/O 及处理要求,我们能看出问题的所在。举例来说,广播视频应用通常需要接入 4 个或更多 SDI 连接器、10 Gb 以太网及其它收发器连接器;就无线基站应用而言,基带处理通常采用处理速度达 3.12510 Gb/s、尺寸为 ATCA/AMC 的板,这就需要将 FPGA 和传统 DSP 进行组合,并在无线电前端上采用高速 I/O(100500 MHz、1216 位分辨率);航空与国防市场倾向于采用 VME 和 cPCI 尺寸的板,但处理要求大不相同。举例来说,雷达处理的采样率类似于无线电应用,但通常分辨率更高。而军事卫星基站应用通常使用更高的采样率,但分辨率较低(814 位)。

显然,单就我们所说的少数一些应用而言,处理和 I/O 要求就已经千差万别了,因此我们可以想象,采用 FPGA 的各种不同应用会有多大不同的需求。尽管我们比较清楚地了解了这些应用的不同处理要求,且得到了成熟板行业提供的丰富的硬件解决方案的支持,但此前工程师们不得不花费大量宝贵的设计时间来创建定制硬件或处理复杂(经常也是不必要的)总线协议问题。

FMC 标准将 FPGA 与 I/O 引擎相分离,从而解决了上述问题。它使设计人员能从专门支持其终端应用的大量 COTS 产品中选择适当尺寸的适当处理引擎和适当的 I/O 引擎。此外,FMC 标准还使厂商能为评估和开发创建统一的系统,随后还能量产部署,从而大幅降低成本,并显著缩短了产品上市时间。

总结

FMC 标准是 FPGA 开发人员设计开发选择中的一大转变。从事微处理器和传统 DSP 设计工作的设计人员几十年来一直受益于可扩展开发解决方案的灵活性优势,而现在,FMC 标准则为 FPGA 领域的开发人员带来了模块化设计的强大实力。

COTS 板厂商通过重复使用硬件设计,可加速并简化产品设计工作,进而大幅降低产品开销。这种高效性不仅有助于我们为更多应用推出更好的产品,使客户专注于实现其产品独特的差异化,而且还能加速解决方案的市场部署。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top