微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 嵌入式设计 > 基于欧氏算法的RS硬件解码方案的FPGA实现

基于欧氏算法的RS硬件解码方案的FPGA实现

时间:06-05 来源:互联网 点击:

系统仿真表明,译码器获得的错误位置和错误图案与实际假设的错误位置(105,106,107,108,109,110,111)和错误值(01)HEX完全一致。

基于APEX架构的可编程单芯片RS编译码硬件解决方案在中国普天集团西安蓝牙通讯设备有限公司的二次群无线扩频通信机的改造项目中得到了应用。它可用于离散译码、流式译码,在添加一级缓存的基础上,同样适用于连续译码。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top