微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 模拟电路设计 > 基于高精度Σ-ΔADC和DSP的广播级数字音频延时器

基于高精度Σ-ΔADC和DSP的广播级数字音频延时器

时间:11-02 来源:互联网 点击:

的垫乐,直到正式进入延时状态。按下EXIT键可退出延时状态。在延时状态时,如遇到恶意电话等紧急情况,可迅速按动DUMP键,此时设定延时时间内的全部音频数据被删除,并切断正常播出,播出处静音状态。

  用户通过按键选择延时器的工作模式,M68HC05C8根据工作模式控制CS4224音频输出处于静音或正常输出状态,并在TMS320C32串口中断服务程序中改变读出或写入音频数据的SRAM地址。M68HC05C8根据延时时间和采样频率,计算出音频数据的写入地址和读出地址,通过接口线XF0/1进行串口通信,将地址传送给TMS320C32。当读出地址和写入地址相同时,音频输入和输出没有延时。如果将写入地址减去某一增量后作为读出地址,则读出内容为一段延时时间前的音频输入,从而达到延时功能。

  综上所述,广播级数字音频延时器采用DSP和MCU的主从式结构以及高精度∑-ΔADC芯片,能较为灵活地控制工作模式,具有较高的音频性能指标,完全可以满足电台直播节目安全播出的需要。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top