Xilinx FPGA入门连载64:基于数码管显示的RTC读取
时间:04-01
来源:互联网
点击:
Xilinx FPGA入门连载64:基于数码管显示的RTC读取
特权同学,版权所有
配套例程和更多资料下载链接:
http://pan.baidu.com/s/1jGjAhEm
如图所示,本实例通过IIC接口定时读取RTC中的分、秒寄存器,将分、秒数据分别显示在数码管的高2位和低2位。
本实例模块划分如图所示。
● Seg7.v模块产生数码管显示驱动。
● Iic_controller.v模块产生IIC读写的时序。
● Rtc_controller.v模块产生RTC寄存器的读写控制,将读写信号连接到iic_controller.v模块实现底层的读写。
● Rtc_top.v模块衔接iic_controller.v模块和rtc_controller.v模块。
3 板级调试连接好下载线,给SP6开发板供电(供电的同时也连接好了UART)。
打开ISE,进入iMPACT下载界面,将本实例工程下的sp6.bit文件烧录到FPGA中在线运行。
此时我们可以看到数码管显示RTC芯片中的分、秒信息,分、秒递增的速度和我们实际的秒是同步的。
- 基于FPGA的片上系统的无线保密通信终端(02-16)
- 基于Virtex-5 FPGA设计Gbps无线通信基站(05-12)
- 基于ARM的嵌入式系统中从串配置FPGA的实现(06-09)
- 基于PLB总线的H.264整数变换量化软核的设计(03-20)
- 迄今为止最牛的ASIC验证平台(05-22)
- 验证FPGA设计:模拟,仿真,还是碰运气?(08-04)