微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > FPGA和CPLD > Xilinx FPGA入门连载47:FPGA片内RAM实例之功能概述

Xilinx FPGA入门连载47:FPGA片内RAM实例之功能概述

时间:01-20 来源:互联网 点击:
Xilinx FPGA入门连载47:FPGA片内RAM实例之功能概述

特权同学,版权所有

配套例程和更多资料下载链接:

http://pan.baidu.com/s/1jGjAhEm


1 功能概述

         该工程实例内部系统功能框图如图所示。我们通过IP核例化一个RAM,定时遍历写入其所有地址的数据,然后再遍历读出所有地址的数据。通过ISE集成的在线逻辑分析仪chipscope,我们可以观察FPGA片内RAM的读写时序。


2 模块划分

         本实例工程模块层次如图所示。


●  Pll_controller.v模块产生FPGA内部所需时钟信号。

●  Ram_test.v模块例化FPGA片内RAM,并产生FPGA片内RAM读写地址和控制信号,定时遍历读写RAM中的数据。

●  Chipscope_debug.cdc模块引出RAM的读写控制信号和地址、数据总线,通过chipscope在ISE中在线查看RAM的读写时序。


Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top