Vivado设计套件提升设计生产力的九大优势
时间:12-18
来源:互联网
点击:
[TR][TD]? 第1页:All Programmable抽象化与自动化意义[/TD][TD]? 第2页:在单个器件中更快速集成更多功能[/TD][/TR][TR][TD]? 第3页:提供稳健可靠的性能和低功耗[/TD][TD]? 第4页:无与伦比的运行时间和存储器利用率[/TD][/TR][TR][TD]? 第5页:Vivado高层次综合生成基于C语言的IP[/TD][TD]? 第6页:实现基于模块的DSP设计集成[/TD][TR][TD]? 第7页:Vivado IP集成器实现基于模块的IP集成[/TD][TD]? 第8页:用于设计和仿真的Vivado集成设计环境[/TD][TR][TD]? 第9页:综合而全面的硬件调试[/TD][TD]? 第10页:将验证速度提高100倍以上[/TD][TR] |
理由九:采用C、C++和SystemC语言将验证速度提高100倍以上
如前文所讨论的,Vivado设计套件系统版本内置Vivado HLS,可帮助用户的设计团队用C、C++和SystemC语言迅速完成算法设计的创建与迭代工作,同时还在验证工作中发挥这些高级编程语言的高仿真速度优势。使用Vivado HLS定点和业界标准浮点math.h库,开发人员运用C函数规范即可快速为设计建模并完成设计迭代,然后仅根据时钟周期和吞吐量等考虑因素建立目标感知的RTL架构。将C、C++和SystemC语言用作初始设计和建模语言可极大地加快仿真速度(比RTL仿真速度快数千倍)。在一个视频设计实例中,10个经处理的视频帧的仿真速度采用C语言比采用HDL快12,000倍,如表2所示。
表2:Vivado设计套件的视频设计仿真速度快1.2万倍
总结
赛灵思Vivado设计套件是一种以IP和系统为中心的、领先一代的全新SoC增强型开发环境,用于解决系统级集成和实现工作中的生产力瓶颈问题。这套设计工具专为系统设计团队开发,旨在帮助他们在更少的器件中集成更多系统功能,同时提升系统性能,降低系统功耗,减少材料清单(BOM)成本。
Vivado设计套件由于如下九大理由,是帮助您实现上述这些目标的理想系统设计工具:
● Vivado设计套件可让用户进一步提升器件密度。
● Vivado设计套件可提供稳健可靠的性能,降低功耗以及可预测的结果。
● Vivado设计套件可提供无与伦比的运行时间和存储器利用率。
● Vivado HLS能够让用户用C、C++或SystemC语言编写的描述快速生成IP核。
● Vivado设计套件借助MathWorks公司提供的Simulink和MATLAB工具可支持基于模型的DSP设计集成。
● Vivado IP集成器突破RTL的设计生产力制约。
● Vivado集成设计环境为设计和仿真提供统一集成开发环境。
● Vivado设计套件提供综合而全面的硬件调试功能。
● Vivado HLS使用C、C++或CSystem语言可将验证速度提高100倍以上。
您的设计团队不妨立即试试Vivado设计套件,体验一下其带来的强大优势?
【分页导航】
[TR][TD]? 第1页:All Programmable抽象化与自动化意义[/TD][TD]? 第2页:在单个器件中更快速集成更多功能[/TD][/TR][TR][TD]? 第3页:提供稳健可靠的性能和低功耗[/TD][TD]? 第4页:无与伦比的运行时间和存储器利用率[/TD][/TR][TR][TD]? 第5页:Vivado高层次综合生成基于C语言的IP[/TD][TD]? 第6页:实现基于模块的DSP设计集成[/TD][TR][TD]? 第7页:Vivado IP集成器实现基于模块的IP集成[/TD][TD]? 第8页:用于设计和仿真的Vivado集成设计环境[/TD][TR][TD]? 第9页:综合而全面的硬件调试[/TD][TD]? 第10页:将验证速度提高100倍以上[/TD][TR] |
赛灵思 ARM 自动化 SoC C语言 DSP 仿真 FPGA Xilinx 电子 Verilog VHDL 相关文章:
- 赛灵思:可编程逻辑不仅已是大势所趋,而且势不可挡(07-24)
- FPGA可帮助搜索引擎降低功耗和碳排放(09-12)
- 基于Spartan-3A DSP的安全视频分析(05-01)
- 赛灵思新版视频入门套件加快视频开发速度(05-29)
- 赛灵思“授之以渔”理论:危机中如何巧降成本(06-04)
- 赛灵思详解新近推出的FPGA领域设计平台(12-16)