基于CPLD控制的DDS数字频率合成器设计
时间:11-07
来源:互联网
点击:
语
直接数字频率合成技术具有频率转换速度快、频率分辨率高、输出相位连续和全数字化、易于集成、易于控制等优点,是频率合成器的理想选择。采用CPLD控制能进一步发挥DDS的优势,本文针对具体的宽带低噪声频率源给出了电路方案,对如何提高频谱质量进行了一些探讨。
直接数字频率合成技术具有频率转换速度快、频率分辨率高、输出相位连续和全数字化、易于集成、易于控制等优点,是频率合成器的理想选择。采用CPLD控制能进一步发挥DDS的优势,本文针对具体的宽带低噪声频率源给出了电路方案,对如何提高频谱质量进行了一些探讨。
集成电路 电路 ADI DAC 比较器 电流 Xilinx CPLD 电压 CMOS 滤波器 电阻 电容 相关文章:
- 周立功:如何兼顾学习ARM与FPGA(05-23)
- 初学者如何学习FPGA(08-06)
- 为何、如何学习FPGA(05-23)
- FPGA 重复配置和测试的实现(08-14)
- 适用于消费性市场的nano FPGA技术(09-27)
- 赛灵思“授之以渔”理论:危机中如何巧降成本(06-04)