微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > FPGA和CPLD > 采用FPGA IP实现DDR的读写控制的设计与验证

采用FPGA IP实现DDR的读写控制的设计与验证

时间:09-15 来源:互联网 点击:
硬件测试结果

本实验是在Lattice的XP advanced版demo板上进行的。

采用的FPGA为LFXP10C-5F384,内存条为Kingston 512M笔记本内存条,RAM颗粒为现代HY5DU561622。测试DDR266连续运行2小时,数据无异常,DDR读写操作完全正常。

结语

在嵌入式系统中应用DDR RAM的越来越多,在设计当中采用FPGA,不仅设计灵活,而且还可以将周边的数字器件综合设计进入FPGA,大大提高系统设计的性价比。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top