微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > FPGA和CPLD > 通过LabVIEW FPGA加速嵌入式系统原型化的过程

通过LabVIEW FPGA加速嵌入式系统原型化的过程

时间:09-13 来源:互联网 点击:
结论

随着嵌入式系统复杂性的不断增加,设计师们正在面对严峻的挑战。产品上市时间的压力大大增加了嵌入式系统设计“一次设计成功”的压力,反过来也推动了系统级快速、高效、可靠的验证的需求,系统原型化的必要性正日益增大。由于FPGA具有高性能、可重新配置、小尺寸和较低的工程开发成本等诸多优异特性,特别是对于输入输出、并行性和实时性的出色性能使得它成为嵌入式系统原型化验证的理想工具。

使用LabVIEW FPGA模块,工程师们可以在运行Windows的主机上开发FPGA程序,然后用LabVIEW 进行编译并在硬件上运行这些代码程序。利用LabVIEW FPGA模块,无须先掌握硬件设计知识或VHDL,就可以自己定制I/O或控制硬件电路,加速嵌入式系统原型化的过程。图形化的编程模式使得更多的工程师和科学家可以使用他们的专业知识开发嵌入式应用。使用统一的环境进行设计、原型到部署,LabVIEW为嵌入式系统开发提供了极为高效的开发方式。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top