采用FPGA提高广播应用的集成度
时间:09-02
来源:互联网
点击:
参考设计加速产品上市
在SDI参考设计中,对三个SMPTE建议抖动参数进行了评估:
.抖动产生器——器件或者系统产生一个串行数字信号(在这种情况下是HD-SDI),它含有某一振幅和频率的正弦抖动。产生的抖动也可以是非正弦的。
.接收抖动容限——当应用于器件或者系统输入时,正弦抖动的峰-峰值振幅会导致性能劣化。
.抖动传送——输入抖动导致的器件或者系统输出抖动。
DVB-ASI标准并没有针对抖动容限提供任何规范,但可以采用下面的抖动参数用于评估Altera的DVB-ASI参考设计:
.发射机的抖动产生
.接收机的抖动容限
.接收机灵敏度
.输出振幅和边沿速率
Cyclone视频演示板和Stratix GX串行视频演示说明板可以演示这些参考设计。
结语
与ASSP相比,Altera的DVB-ASI和SDI可编程逻辑解决方案能够显著降低广播设备的开发成本。将DVB-ASI和SDI功能集成到少量器件中,进一步降低了成本、节省了电路板空间,降低了复杂性。
在SDI参考设计中,对三个SMPTE建议抖动参数进行了评估:
.抖动产生器——器件或者系统产生一个串行数字信号(在这种情况下是HD-SDI),它含有某一振幅和频率的正弦抖动。产生的抖动也可以是非正弦的。
.接收抖动容限——当应用于器件或者系统输入时,正弦抖动的峰-峰值振幅会导致性能劣化。
.抖动传送——输入抖动导致的器件或者系统输出抖动。
DVB-ASI标准并没有针对抖动容限提供任何规范,但可以采用下面的抖动参数用于评估Altera的DVB-ASI参考设计:
.发射机的抖动产生
.接收机的抖动容限
.接收机灵敏度
.输出振幅和边沿速率
Cyclone视频演示板和Stratix GX串行视频演示说明板可以演示这些参考设计。
结语
与ASSP相比,Altera的DVB-ASI和SDI可编程逻辑解决方案能够显著降低广播设备的开发成本。将DVB-ASI和SDI功能集成到少量器件中,进一步降低了成本、节省了电路板空间,降低了复杂性。
嵌入式 收发器 Altera FPGA 电路 编码器 DSP 相关文章:
- 基于FPGA的片上系统的无线保密通信终端(02-16)
- 基于Virtex-5 FPGA设计Gbps无线通信基站(05-12)
- 基于FPGA的DVI/HDMI接口实现(05-13)
- 基于ARM的嵌入式系统中从串配置FPGA的实现(06-09)
- FPGA按键模式的研究与设计(03-24)
- 周立功:如何兼顾学习ARM与FPGA(05-23)
