微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > FPGA和CPLD > 高速异步FIFO的设计与实现

高速异步FIFO的设计与实现

时间:04-01 来源:互联网 点击:
4 总结

本文主要研究了用FPGA芯片实现异步FIFO的一种方法。详细阐述了空,满标志信号的产生方法。按照以上思想所设计的异步FIFO已经在实际电路中得到了应用。实践证明他可以解决大多数异步FIFO电路常见的错误。同时增加了系统的可靠性和应用灵活性。

本文作者创新点:通过对FPGA芯片内部EBRSRAM的深入研究.提出了一种利用格雷码对地址进行编码的异步FIFO设计方案。实践证明.增加了系统可靠性和应用灵活性。

作者:许庆功      来源:《微计算机信息》(嵌入式与SOC)2009年第7-2期

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top