1.1GHz集成单片锁相频率合成器MC145190
时间:09-18
来源:互联网
点击:
随着高速集成工艺技术的发展,锁相频率合成器的集成化程度已大大提高。目前已出现了一系列将高速前置合频器集成在片内的单片集成频率合成器芯片。例如美国Motorola公司的MC145190/191/192、MC145200/201和日本富士通的MA101XT、MB1501/1504系列等等。片内高速换模前置分频器通常为固定÷64/65或÷32/33,工作频率可达500MHz~2GHz。集成单片PLL频率合成器芯片给频率合成器的电路设计带来了极大的方便,而且实现了电路结构的小型化,因此被广泛用在个人移动通信手机、无绳电话和车载移动通信手机中。
下面就Motorola公司的1.1GHz单片频率合成器芯片MC145190/191/192的性能结构和电路设计作介绍。
1 MC145190/191/192的结构特点和引脚功能
MC145190/191/192是带有串行口的最高合成频率可达1.1GHz的单片集成锁相合成器芯片。由于片内采用了面向字节的特有体系结构,因而使其内部编程变得非常容易。由于内部寄存器使用了专门设计的性能优良的箝位寄存器,使得这三个寄存器的数据随机存取不
需要地址控制位即可完成。频率合成器频率的切换可通过Din、CLK、ENB三个串行口,把数据传给24位箝位寄存器A来实现。同时,还允许箝位寄存器C关闭不使用的输出口,以减少系统噪声和接口引入噪声。接口对SP1和MICROWIRETM均兼容。
MC145190/191/192的片内功能框图如图1所示。由图中可知,该器件片内专门安排的三个箝位寄存器分别为:24位箝位寄存器A、16位箝位寄存器R和8位箝位寄存器C。其中24bit A寄存器存储A、N计数器数据和控制数据,16bit R计数器存储÷R参考分频器和晶振控制数据,而8bit C寄存则存储控制数据。分频数据和控制数据通过时钟口CLK、数据口Din和使能口ENR经由逻辑控制单元串行送入这三个箝位寄存器。这种器件备有双端频率相位检测输出ΦR、ΦV和单端频率相位检测电流泵输出PDout的两种鉴相输出方式。这两种相位检测输出均有线性传输特性,不存在鉴相死区。但单端鉴相输出的最大电流由Rx管脚到地的外接电阻决定。
参考频率可支持外加晶振产生或直接由REFin端输入,然后经可配置的4分频器后送入13bit的可编程÷R参考分频器,获得所需分辨率fR。输入频率由fin或fin端输入,最高频率为1.1GHz,输入幅度为200mVP-P。经片内输入放大器INPUTAMP放大后送入÷64/65双模分频器分频,然后进入A和N计数器,所以fin和fv之间的分频比为N64+A。
此外,芯片还具有两个通用数据输出口Output A和OutputB。其中Output A当定义为DATAOUT时,可允许芯片级联使用,而Output B则为漏极开路输出口。
Pin12= VCC输入放大器和64/65电源 Pin14= VDD总电源
Pin5= VPD PDA和PDB电源 Pin7 = GND 地
图1 MC145190/191/192内部功能框图
MC145190的VDD为8 ~ 9.5V,MC145191的VDD为4.5 ~ 5.5V,MC145192的VDD为 2.7 ~ 5V。它们的串行口最高送数速率可达4Mbps,因此可以实现高速跳频送数。
MC145190/191/192的封装有20脚贴片封装式和双列直插式封装两种,其引脚功能图如图2中所示。由图中可知,这20只引脚可分为5类:2只参考信号引脚REFin和REFout,7只回路引脚fin、fin′、PDout、Rx、ΦR、Φv和LD,5只数字接口引脚Din、CLK、ENB'、Output A和Output B,2只检测引脚TEST1和TEST2,4只电源引脚VDD、VCC×VPD和GND。
REFin 和REFout引脚为Pin20和Pinl,这两个引脚可作为外接晶体或输入参考信号使用。其功能模式有晶体模式和参考模式两种,模式控制由R寄存器中的R13、R14、R15控制位来实现。
R13、R14、R15控制位的数据格式,示于图3的R寄存器数据存取和格式图中。当R13、R14、R15为八进制1状态,即001时,为外接晶振工作模式,当R13、R14、R15为八进制3状态,为参考频率输入模式,且REFout=REFin。
其他4、5、6、7分别为REFout=FEFin/2,REFout=REFin/4,REFout=REFin/8,REFout=REFin/16等模式。
Din(Pin19)串行数据输入脚、CLK(Pin18)串行口时钟输入脚和ENB′(Pin17)串行使能端输入等组成串行数据输入口,ENB′低电平有效。即ENB′由高电平变为低电平时,时钟CLK信号的上升沿将Din端的串行数据逐位移入相应的寄存器。
Output A(Pin6)可编程数据输出端口。该引脚可作为fR或fv的输出口,也可以用作数据输出端口。其功能由A寄存器的最高两位A23、A22决定,A23、A22控制位的数据格式示于图4的A寄存器数据存取和格式。图中:A23 =A22=1时,OutputA作fR输出口,这时的fR是晶振频率的13位R计数器的分频缓冲输出。因此,测知fR值就可确定R计数器的计数值。由于鉴相器的最高工作频率为2MHz,所以fR必须低于2MHz。
A23=1、A22=0时,Output作fv 输出口,这时的输出频率fv 是输入频率fin的(N*64+A)分之一,同样要求fv小于2MHz。
A23=0,A22=1时,Output A作数据输出口。这是个24位移位寄存器的串行输出口,在时钟脉冲的上升沿逐个输出串行数据,这种方式用以多个器件级联工作。
A23=0,A22=0时,Output A作微机控制端口的扩展口用,信号在C寄存器的port位C1=0时端口为低,C1=1时端口为高。
OutputB(Pin15)漏极开路数字信号输出口,可以用作MCU端口的扩展口。该端口受C寄存器中的outB位C0的控制,C0=0时信号为低,C0=1时端口处高阻状态,这时可外接一个上拉电阻,使其输出电平拉到小于或等于VPD范围内的某个值。
fin 和fin′ (Pin11、10)频率输入引脚,输入幅度为200mVPP,最高频率1.1GHz,采用1000PF电容耦合输入。若只用fin脚输入时,fin′必须通过1000PF电容耦合到地。
PDout和ΦR、ΦV(Pin16和Pin3、4)分别为单端鉴相输出和双端鉴相出。MC145190/191/192的鉴相器与MC145146的鉴相功能基本相同,但PDout的流入流出电流可通过C寄存器中的C3、C2位控制(见图4(a)C寄存器数据格式图),而且还可以通过Rx端(Pin8)外接电阻Rx调节。
Rx(Pin8)外接电阻引脚。外接电阻值结合C寄存器C3、C2确定PDout注入流出电流值,当C3=C2=1时,PDout可得到最大电流。对MC145191Rx的最佳值选择在18k~40kΩ之间,这时PDout的流入流出电流在1~2mA范围内。
LD(Pin2)环路锁定指示端口,输出电平在地或VDD之间变化。环路锁定时,LD端口输出为高阻电平加窄脉冲信号。
TEST1(Pin9)双模前置分频器÷64/65模式控制信号入口端。当TEST1为低电平时,双模前置分频器按÷65分频;当TEST1为高电平时,则按÷64分频。
TEST2(Pin13)前置分频器÷64/65输出端口,输出频率应为输入频率fin的1/64或1/65。
VDD(Pin14)器件CMOS数字部分供电引脚,对MC145191,VDD= 4.5 ~ 5.5V。
VCC(Pin12 )器件RF放大器和双模前置分频器÷64/65的供电引脚,对MC145191,
VCC=4.5 ~ 5.5V。
VPD (Pin5)为鉴相器PDA、PDB的供电引脚,对MC145191,VPD= 4.5 ~ 5.5V。
GND(Pin7)为公共接地端。
下面就Motorola公司的1.1GHz单片频率合成器芯片MC145190/191/192的性能结构和电路设计作介绍。
1 MC145190/191/192的结构特点和引脚功能
MC145190/191/192是带有串行口的最高合成频率可达1.1GHz的单片集成锁相合成器芯片。由于片内采用了面向字节的特有体系结构,因而使其内部编程变得非常容易。由于内部寄存器使用了专门设计的性能优良的箝位寄存器,使得这三个寄存器的数据随机存取不
需要地址控制位即可完成。频率合成器频率的切换可通过Din、CLK、ENB三个串行口,把数据传给24位箝位寄存器A来实现。同时,还允许箝位寄存器C关闭不使用的输出口,以减少系统噪声和接口引入噪声。接口对SP1和MICROWIRETM均兼容。
MC145190/191/192的片内功能框图如图1所示。由图中可知,该器件片内专门安排的三个箝位寄存器分别为:24位箝位寄存器A、16位箝位寄存器R和8位箝位寄存器C。其中24bit A寄存器存储A、N计数器数据和控制数据,16bit R计数器存储÷R参考分频器和晶振控制数据,而8bit C寄存则存储控制数据。分频数据和控制数据通过时钟口CLK、数据口Din和使能口ENR经由逻辑控制单元串行送入这三个箝位寄存器。这种器件备有双端频率相位检测输出ΦR、ΦV和单端频率相位检测电流泵输出PDout的两种鉴相输出方式。这两种相位检测输出均有线性传输特性,不存在鉴相死区。但单端鉴相输出的最大电流由Rx管脚到地的外接电阻决定。
参考频率可支持外加晶振产生或直接由REFin端输入,然后经可配置的4分频器后送入13bit的可编程÷R参考分频器,获得所需分辨率fR。输入频率由fin或fin端输入,最高频率为1.1GHz,输入幅度为200mVP-P。经片内输入放大器INPUTAMP放大后送入÷64/65双模分频器分频,然后进入A和N计数器,所以fin和fv之间的分频比为N64+A。
此外,芯片还具有两个通用数据输出口Output A和OutputB。其中Output A当定义为DATAOUT时,可允许芯片级联使用,而Output B则为漏极开路输出口。
Pin12= VCC输入放大器和64/65电源 Pin14= VDD总电源
Pin5= VPD PDA和PDB电源 Pin7 = GND 地
图1 MC145190/191/192内部功能框图
MC145190的VDD为8 ~ 9.5V,MC145191的VDD为4.5 ~ 5.5V,MC145192的VDD为 2.7 ~ 5V。它们的串行口最高送数速率可达4Mbps,因此可以实现高速跳频送数。
MC145190/191/192的封装有20脚贴片封装式和双列直插式封装两种,其引脚功能图如图2中所示。由图中可知,这20只引脚可分为5类:2只参考信号引脚REFin和REFout,7只回路引脚fin、fin′、PDout、Rx、ΦR、Φv和LD,5只数字接口引脚Din、CLK、ENB'、Output A和Output B,2只检测引脚TEST1和TEST2,4只电源引脚VDD、VCC×VPD和GND。
REFin 和REFout引脚为Pin20和Pinl,这两个引脚可作为外接晶体或输入参考信号使用。其功能模式有晶体模式和参考模式两种,模式控制由R寄存器中的R13、R14、R15控制位来实现。
R13、R14、R15控制位的数据格式,示于图3的R寄存器数据存取和格式图中。当R13、R14、R15为八进制1状态,即001时,为外接晶振工作模式,当R13、R14、R15为八进制3状态,为参考频率输入模式,且REFout=REFin。
其他4、5、6、7分别为REFout=FEFin/2,REFout=REFin/4,REFout=REFin/8,REFout=REFin/16等模式。
Din(Pin19)串行数据输入脚、CLK(Pin18)串行口时钟输入脚和ENB′(Pin17)串行使能端输入等组成串行数据输入口,ENB′低电平有效。即ENB′由高电平变为低电平时,时钟CLK信号的上升沿将Din端的串行数据逐位移入相应的寄存器。
Output A(Pin6)可编程数据输出端口。该引脚可作为fR或fv的输出口,也可以用作数据输出端口。其功能由A寄存器的最高两位A23、A22决定,A23、A22控制位的数据格式示于图4的A寄存器数据存取和格式。图中:A23 =A22=1时,OutputA作fR输出口,这时的fR是晶振频率的13位R计数器的分频缓冲输出。因此,测知fR值就可确定R计数器的计数值。由于鉴相器的最高工作频率为2MHz,所以fR必须低于2MHz。
A23=1、A22=0时,Output作fv 输出口,这时的输出频率fv 是输入频率fin的(N*64+A)分之一,同样要求fv小于2MHz。
A23=0,A22=1时,Output A作数据输出口。这是个24位移位寄存器的串行输出口,在时钟脉冲的上升沿逐个输出串行数据,这种方式用以多个器件级联工作。
A23=0,A22=0时,Output A作微机控制端口的扩展口用,信号在C寄存器的port位C1=0时端口为低,C1=1时端口为高。
OutputB(Pin15)漏极开路数字信号输出口,可以用作MCU端口的扩展口。该端口受C寄存器中的outB位C0的控制,C0=0时信号为低,C0=1时端口处高阻状态,这时可外接一个上拉电阻,使其输出电平拉到小于或等于VPD范围内的某个值。
fin 和fin′ (Pin11、10)频率输入引脚,输入幅度为200mVPP,最高频率1.1GHz,采用1000PF电容耦合输入。若只用fin脚输入时,fin′必须通过1000PF电容耦合到地。
PDout和ΦR、ΦV(Pin16和Pin3、4)分别为单端鉴相输出和双端鉴相出。MC145190/191/192的鉴相器与MC145146的鉴相功能基本相同,但PDout的流入流出电流可通过C寄存器中的C3、C2位控制(见图4(a)C寄存器数据格式图),而且还可以通过Rx端(Pin8)外接电阻Rx调节。
Rx(Pin8)外接电阻引脚。外接电阻值结合C寄存器C3、C2确定PDout注入流出电流值,当C3=C2=1时,PDout可得到最大电流。对MC145191Rx的最佳值选择在18k~40kΩ之间,这时PDout的流入流出电流在1~2mA范围内。
LD(Pin2)环路锁定指示端口,输出电平在地或VDD之间变化。环路锁定时,LD端口输出为高阻电平加窄脉冲信号。
TEST1(Pin9)双模前置分频器÷64/65模式控制信号入口端。当TEST1为低电平时,双模前置分频器按÷65分频;当TEST1为高电平时,则按÷64分频。
TEST2(Pin13)前置分频器÷64/65输出端口,输出频率应为输入频率fin的1/64或1/65。
VDD(Pin14)器件CMOS数字部分供电引脚,对MC145191,VDD= 4.5 ~ 5.5V。
VCC(Pin12 )器件RF放大器和双模前置分频器÷64/65的供电引脚,对MC145191,
VCC=4.5 ~ 5.5V。
VPD (Pin5)为鉴相器PDA、PDB的供电引脚,对MC145191,VPD= 4.5 ~ 5.5V。
GND(Pin7)为公共接地端。
电路 电流 电阻 放大器 MCU 电容 CMOS 滤波器 振荡器 电压 相关文章:
- 浅谈E1线路维护技术与应用(01-12)
- R4网络接口和电路域容灾技术(01-05)
- 移动通信网引入IMS的相关探讨(02-21)
- 未来接入网的结构与演进(01-26)
- 电子熔丝在计算机应用中的优势(06-08)
- 高性能、高集成度的TD-SCDMA模拟基带集成电路的实现和应用(01-09)