微波EDA网,见证研发工程师的成长!
首页 > 硬件设计 > 模拟电路设计 > 一种基于CPLD的16位VFC式AD转换器设计

一种基于CPLD的16位VFC式AD转换器设计

时间:06-16 来源:本站整理 点击:

钟50 000个脉冲,即转换频率为50 kHz。由测试结果图可知此次VF转换满足了高分辨率和较低的非线性度的要求,分辨率可达16位,线性误差《0. 2 %,转换频率可达50 kHz。

  5 结论

  本次设计应用V /F转换器实现高分辨率AD转换,具有较高的满刻度频率响应、低功耗和较低的非线性度等特点,广泛应用于仪器仪表对温度的控制中,满足对设定温度控制稳定 性的要求。在系统设计中采用CPLD实现频率计数功能,是数字系统精确测量频率一种方法:在采样时间内同时对标准频率信号和被测频率信号计数。采样完成 后,把二者的计数值相比,再乘以标准频率就可以得到被测频率的精确值。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top