一种基于CPLD的16位VFC式AD转换器设计
时间:06-16
来源:本站整理
点击:
钟50 000个脉冲,即转换频率为50 kHz。由测试结果图可知此次VF转换满足了高分辨率和较低的非线性度的要求,分辨率可达16位,线性误差《0. 2 %,转换频率可达50 kHz。
5 结论
本次设计应用V /F转换器实现高分辨率AD转换,具有较高的满刻度频率响应、低功耗和较低的非线性度等特点,广泛应用于仪器仪表对温度的控制中,满足对设定温度控制稳定 性的要求。在系统设计中采用CPLD实现频率计数功能,是数字系统精确测量频率一种方法:在采样时间内同时对标准频率信号和被测频率信号计数。采样完成 后,把二者的计数值相比,再乘以标准频率就可以得到被测频率的精确值。
- 心电模拟波形发生系统的设计(06-15)
- 基于FPGA核心的数字化仪模块设计(06-17)
- 可编程逻辑器件在高准确度A/D转换器中的应用(06-09)
- 可编程交流电源输出信号质量分析系统的设计(10-25)
- 基于DSP和CPLD的移相全桥软开关电源数字控制器(06-02)
- 基于CPLD的MIDI音乐播放器的设计(06-16)