详细教学高速数字电路经典设计与仿真
时间:03-26
来源:网络整理
点击:
干扰者设置为零电平输入,通过调整两根线的间距和两线之间平行走线的长度来观察被干扰者接收端的波形。仿真结果如图7,分别为间距是203.2mm、406。4mm时的波形。
图6 串扰模型

图7 不同间距的串扰仿真结果

从仿真结果看出,两线间距为406.4mm时,串扰电平为200mV左右,203.2mm时为500mV左右。可见两线之间的间距越小串扰越大,所以在实际高速PCB布线时应尽量拉大传输线间距或在两线之间加地线来隔离。
在高速数字电路设计中,不用仿真而只凭传统的设计方法或经验很难预测和保证信号完整性,仿真已成为高速信号设计的必要手段,利用仿真可以预测信号的传输情况,从而提高系统的可靠性。
数字电路 相关文章:
- 数字电路中显示译码器设计的分析与研究(07-12)
- 数字电路设计中部分常见问题解析(01-15)
- 音频专家潘昶:如何进行数码播放器的开发和评估?(02-18)
- 基于可编程逻辑器件的数字电路设计(10-16)
- 数字电路中Multisim10单片机的应用(08-16)
- 步进电机数控解决方案(02-18)
