FPGA主要供应商与产品
(4)Spartan-3A/3ADSP/3AN系列
Spartan-3A在Spartan-3和Spartan-3E平台的基础上,整合了各种创新特性帮助客户极大地削减了系统总成本。利用独特的器件DNA ID技术,实现业内首款FPGA电子序列号;提供了经济、功能强大的机制来防止发生窜改、克隆和过度设计的现象。并且具有集成式看门狗监控功能的增强型多重启动特性。支持商用lash存储器,有助于削减系统总成本。其主要特性为: 采用90工艺,密度高达74880逻辑单元; 工作时钟范围为5MHz~320MHz; 领先的连接功能平台,具有最广泛的IO标准(26 种,包括新的TMDS和PPDS)支持; 利用独特的Device DNA序列号实现的业内首个功能强大的防克隆安全特性; 五个器件,具有高达1.4M的系统门和502个I/O; 灵活的功耗管理。
Spartan-3A系列产品的主要技术特征如下表所示。
表3-4 Spartan-3A系列FPGA主要技术特征
Spartan-3ADSP平台提供了最具成本效益的 DSP 器件,其架构的核心就是 XtremeDSP DSP48A slice,还提供了性能超过30GMAC/s、存储器带宽高达2196 Mbps的新型 XC3SD3400A和XC3SD1800A器件。新型Spartan-3A DSP 平台是成本敏感型 DSP 算法和需要极高DSP性能的协处理应用的理想之选。其主要特征如下所示。 采用90 工艺,密度高达74880逻辑单元; 内嵌的DSP48A可以工作到250MHz; 采用结构化的SelectRAM架构,提供了大量的片上存储单元; VCCAUX的电压支持2.5V和3.3V,对于3.3V的应用简化了设计;低功耗效率,Spartan-3A DSP器件具有很高的信号处理能力4.06 GMACs/mW。
Spartan-3AN芯片为最高级别系统集成的非易失性安全FPGA,提供下列2个独特的性能:先进SRAM FPGA的大量特性和高性能以及非易失性FPGA的安全、节省板空间和易于配置的特性。Spartan-3AN平台是对空间要求严苛和/或安全应用及低成本嵌入式控制器的理想选择。Spartan-3AN平台的关键特性包括: 业界首款90nm非易失性FPGA,具有可以实现灵活的、低成本安全性能的Device DNA电子序列号; 业内最大的片上用户Flash,容量高达11Mb; 提供最广泛的I/O标准支持,包括26种单端与差分信号标准 灵活的电源管理模式,休眠模式下可节省超过40%的功耗 五个器件,具有高达1.4M的系统门和502个I/O。
Spartan-3AN系列产品的主要技术特征如下表所示
表3-6 Spartan-3AN系列 FPGA主要技术特征
(5)Spartan-3E系列
Spartan-3E是目前Spartan系列最新的产品,具有系统门数从10万到160万的多款芯片,是在
Spartan-3成功的基础上进一步改进的产品,提供了比Spartan-3更多的I/O端口和更低的单位成本,是赛灵
思公司性价比最高的FPGA芯片。由于更好地利用了90 技术,在单位成本上实现了更多的功能和处理带宽,是
赛灵思公司新的低成本产品代表,是ASIC的有效替代品,主要面向消费电子应用,如宽带无线接入、家庭网
络接入以及数字电视设备等。其主要特点如下: 采用90 工艺; 大量用户I/O端口,最多可支持376个I/O端口
或者156对差分端口; 端口电压为3.3V、2.5V、1.8V、1.5V、1.2V ; 单端端口的传输速率可以达到622 ,支
持DDR接口; 最多可达36个 的专用乘法器、648 块RAM、231 分布式RAM; 宽的时钟频率 以及多个专用片
上数字时钟管理(DCM)模块。
Spartan-3E系列产品的主要技术特征如下表所示。
表3-7 Spartan-3E系列FPGA主要技术特征
表3-8 Spartan-3A延伸系列品台性能对比
(6)Spartan-6系列
作为Spartan FPGA系列的第六代产品,Spartan-6 FPGA系列采用可靠的低功耗45nm 9层金属布线双层氧化工艺技术生产。 这一新系列产品实现了低风险、低成本、低功耗以及高性能的完美平衡。 Spartan-6 FPGA系列的高效双寄存器6输入LUT(查找表)逻辑结构利用了可靠成熟的Virtex架构,支持跨平台兼容性以及优化系统性能。 丰富的内建系统级模块包括DSP逻辑片、高速收发器以及PCI Express?接口内核,也源于Virtex系列,能够提供更高程度的系统级集成。
Spartan-6 FPGA系列专门针对成本和功率敏感的市场(如汽车娱乐、平板显示以及视频监控)采用了特殊技术。 新的高性能集成存储器控制器支持DDR、DDR2、DDR3和移动 DDR存储器,硬内核的多端口总线结构能够提供可预测的时序和高达DDR2/DDR3 800 (400MHz)的性能。 在设计向导的支持下,为Spartan-6 FPGA构建存储控制器的过程变得非常简单和直接。
先进功率管理技术方面的创新以及可选的1.0v低功耗内核使得Spartan-6 FPGA能够比前一代Spartan系列功耗降低多达65%。 快速灵活的I/O支持超过12Gbp
- 4G LTE技术很成功,对5G设计有何意义?(05-05)
- 物联网的承诺:下一个重大应用(02-16)
- Xilinx在2017嵌入式世界大会上展示响应最快且可重配置的视觉导向智能系统(02-17)
- 基于赛灵思FPGA的端到端广播平台解决方案的实现(10-27)
- 基于赛灵思(Xilinx) FPGA的DisplayPort设计与实现(10-23)
- 玩转赛灵思Zedboard开发板(3):基于Zynq PL的流水灯(11-05)