利用32.75Gbps Virtex UItraScale GTY收发器做些什么?
时间:02-11
来源:eetrend
点击:
赛灵思Virtex UltraScale架构全可编程器件的很多特色中的一个是它具有20到60个可用的并且可配置的32.75Gbps GTY双向串行收发器。下面是一些能够匹配使用这些收发器的常用的高速串行接口标准:
PCIe总线,版本1.1/2.0/3.0SFP+ (SFF-8431)电光信号转换接口
10GBASE-R/KR接口
Interlaken串行接口协议
XAUI以太网连接单元接口(10Gbps单元接口)
RXAUI(减少了扩展管脚的单元接口)
CAUI(100Gbps单元接口)
XLAUI(40Gbps单元接口)
CPRI(通用公共无线电接口 )
OBSAI(开放式基站架构)
OC-48/192(光学载波 2.488Gbps/9.953Gbps)
OTU-1, OTU-2, OTU-3, OTU-4(光通道传输单元)
SRIO接口(高速串行I/O接口)
SATA(串行高级技术附件,一种基于行业标准的串行硬件驱动器接口)
SAS(串行连接SCSI)
SDI(串行数字接口)
能够满足如此广泛的I/O标准接口要求这个器件有非常大的灵活性,所以这些高速的UItraScale SerDes收发器的接口已经增加了下面这些增强功能:
增加线路速率,支持32.75Gbps
支持64B/66B和64B/67B线路编码的转换
改善了PRBS(伪随机二进制序列 )发生器和检验器
增加了数据通路支持PCIe Gen3
增强了时钟信号来提供额外的灵活性,实现在内部互连逻辑中支持64B/66B线路编码转换协议
- 4G LTE技术很成功,对5G设计有何意义?(05-05)
- 物联网的承诺:下一个重大应用(02-16)
- Xilinx在2017嵌入式世界大会上展示响应最快且可重配置的视觉导向智能系统(02-17)
- 基于赛灵思FPGA的端到端广播平台解决方案的实现(10-27)
- 基于赛灵思(Xilinx) FPGA的DisplayPort设计与实现(10-23)
- 玩转赛灵思Zedboard开发板(3):基于Zynq PL的流水灯(11-05)
