基于赛灵思FPGA的端到端广播平台解决方案的实现
相比,不但提升了性能,而且还降低了功耗(见图2)。
图 2,可将四路高清输入交错为 4K 显示的显示 TDP 缩放器参考设计
实时视频引擎(RTVE):赛灵思的RTVE参考设计可让路由器、交换机和在控制室起核心作用的多画面处理器适应并集成新标准,以便与DisplayPort、HDMI及Thunderbolt等消费者常用的串行视频接口实现互动。在当今瞬息万变的生产环境中,RTVE还可借助IT网络汇聚和传输视频,实现快速提供。设计人员能开箱即用地设置可行的视频系统,故可将更多时间用于开发特色鲜明的视频产品。由于RTVE能够运行在Kintex-7、Spartan-6和Virtex-6器件等多个硬件平台上,并使用赛灵思LogiCORE IP核实现缩放器、解交错器和OSD功能,因此设计人员可将多项功能集成到单个低成本FPGA中。该参考设计可采用双处理流水线,支持10位/4:4:4格式,现在还采用基于Web的GUI,让参考设计的控制更加简便。
边缘QAM目标参考设计平台:边缘QAM TDP可加快用于有线电视、酒店视频点播解决方案和CCAP设计的边缘QAM解决方案的开发进程。该TDP硬件平台、IP核包和参考设计支持单端口设计和多端口设计使用的各类线缆(见图3)。
图 3,边缘QAM TDP参考设计对每个/多个7系列FPGA使用多个RADX IP核集,以增大通道容量(每个RF端口1个RADX边缘QAM核集)
集成Zynq-7000可扩展处理平台(EPP)实现将来的广播功能
赛灵思将继续采用基于Zynq-7000 EPP的硬件平台,以采集环节为重点,增强ACDC功能,强化其在业界的领导地位。首款基于Zynq-7045器件的摄像机TDP预计将在2013年初发布。Zynq-7000 EPP是新系列产品,其将业界标准的ARM双核Cortex-A9 MPCore处理系统与赛灵思28nm可编程逻辑完美结合在一起。这种以处理器为中心的架构可提供一种综合而全面的处理平台,可为开发人员提供ASIC级的性能和功耗、FPGA的灵活性以及简单易用的微处理器可编程功能 。
- Xilinx多协议机器视觉摄像机参考设计(12-01)
- 如何有效解决Zynq-7000 AP SoC PS Efuse 设置的完整性在加电/断电受到影响的问题(09-11)
- 论述 Ensigma RPU 系列产品如何支持无线广播标准(02-09)
- 4G LTE技术很成功,对5G设计有何意义?(05-05)
- 物联网的承诺:下一个重大应用(02-16)
- Xilinx在2017嵌入式世界大会上展示响应最快且可重配置的视觉导向智能系统(02-17)